欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD9512 参数 Datasheet PDF下载

AD9512图片预览
型号: AD9512
PDF下载: 下载PDF文件 查看货源
内容描述: 1.2 GHz的时钟分配IC , 1.6 GHz的输入,分频器,延迟调整,五路输出 [1.2 GHz Clock Distribution IC, 1.6 GHz Inputs, Dividers, Delay Adjust, Five Outputs]
分类和应用: 时钟
文件页数/大小: 48 页 / 1007 K
品牌: ABCO [ ABCO ELECTRONICS CO.LTD ]
 浏览型号AD9512的Datasheet PDF文件第2页浏览型号AD9512的Datasheet PDF文件第3页浏览型号AD9512的Datasheet PDF文件第4页浏览型号AD9512的Datasheet PDF文件第5页浏览型号AD9512的Datasheet PDF文件第6页浏览型号AD9512的Datasheet PDF文件第7页浏览型号AD9512的Datasheet PDF文件第8页浏览型号AD9512的Datasheet PDF文件第9页  
1.2 GHz的时钟分配IC , 1.6 GHz的输入,
分频器,延迟调整,五路输出
AD9512
特点
两个1.6 GHz的差分时钟输入
5个可编程分频器, 1到32 ,所有整数
相选择输出到输出延迟粗调
3个独立的1.2 GHz的LVPECL输出
添加剂输出抖动225 fs的有效值
2个独立的800兆赫/ 250MHz的LVDS / CMOS时钟输出
添加剂输出抖动275 fs的有效值
1 LVDS精细延迟调整/ CMOS输出
串行控制端口
采用节省空间的48引脚LFCSP封装
功能框图
VS
GND
RSET
VREF
功能
SYNCB ,
RESETB
PDB
检测
SYNC
AD9512
可编程
分频器和
相位调整
/1, /2, /3... /31, /32
SYNC
状态
SYNC
状态
DSYNC
DSYNCB
LVPECL
OUT0
OUT0B
LVPECL
OUT1
OUT1B
LVPECL
OUT2
OUT2B
LVDS / CMOS
OUT3
OUT3B
LVDS / CMOS
/1, /2, /3... /31, /32
CLK1
CLK1B
/1, /2, /3... /31, /32
CLK2
CLK2B
应用
低抖动,低相位噪声时钟分配
时钟高速ADC , DAC的, DDS中, DDC的,公爵, MxFEs
高性能无线收发器
高性能仪器仪表
宽带基础设施
/1, /2, /3... /31, /32
SCLK
SDIO
SDO
CSB
串行
控制
PORT
/1, /2, /3... /31, /32
Δ
T
延迟
调整
OUT4
OUT4B
05287-001
图1 。
概述
该AD9512提供了一个多路输出时钟分配
设计强调低抖动和低相位噪声
最大化数据转换器的性能。与其他应用程序
苛刻的相位噪声和抖动要求也可以受益
从这一部分。
有五个独立的时钟输出。三输出
LVPECL ( 1.2千兆赫) ,以及两个可配置为LVDS
( 800 MHz)或CMOS( 250 MHz)的水平。
每个输出都具有可编程分频器,可以绕过
或设置由任何整数最多划分为32个时钟的相
相对输出到另一个时钟输出可以借助于改变
的一个分频器相位选择功能在作为粗定时
调整。
其中一个LVDS / CMOS输出具有可编程
延迟元件提供一个范围可达10纳秒的延迟。这种精细
调节延时功能具有5位分辨率,给32个可能延迟
可供选择。
该AD9512非常适合数据转换器时钟
应用中最大的变频器性能
通过编码信号与亚皮秒抖动来实现。
该AD9512是采用48引脚LFCSP封装,可以
从3.3 V单电源供电。的温度范围是
-40 ° C至+ 85°C 。
REV 。一
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标均为其各自所有者的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.461.3113
©2005 ADI公司保留所有权利。