Core8051
产品概述
预期用途
•
•
•
嵌入式系统控制
通信系统控制
I / O控制
•
•
•
•
- 等待周期访问快速/慢速ROM
- 双数据指针快速的数据块传输
特殊功能寄存器( SFR )接口
- 服务达101外部的SFR
可选片内仪器( OCI )调试
逻辑
支持所有主要的Actel器件系列
可选节能模式
主要特点
•
•
100 % ASM51 ( 8051 / 80C31 / 80C51 )兼容
指令集
1
控制单元
- 8位指令解码器
- 最高可达12周期精简指令时间
算术逻辑单元
- 8位算术和逻辑运算
–
–
•
布尔操作
8×8位乘法和8×8位的除法
家庭支持
•
•
•
•
•
•
•
聚变
ProASIC3/E
的ProASIC
PLUS
的Axcelerator
RTAX -S
SX -A
RTSX -S
•
•
•
•
•
•
32位I / O端口
- 4个8位I / O端口
- 端口的第二功能,如外部
中断,提供额外的端口引脚时,
与标准的8051相比,
串行端口
•同时发送和接收
- 同步模式,固定波特率
- 8位UART模式,可变波特率
- 9位UART模式,波特率固定
- 9位UART模式,可变波特率
•多处理器通信
2个16位定时器/计数器
中断控制器
- 四个优先级有13个中断源
内部数据存储器接口
- 最多可寻址数据存储空间的256B
外部存储器接口
- 最多可寻址外部程序64kB的
内存
- 最多可寻址外部数据的64kB的
内存
- 复用的地址/数据总线可以方便
连接到内存
- 变长MOVX访问快/慢
内存或外围设备
核心可交付
•
评估版
- 编译RTL仿真模型完全支持
Actel的自由人
®
集成设计环境
(IDE)的
网表版本
- 结构Verilog和VHDL网表(具有与
没有I / O焊盘)兼容的爱特
设计软件布局和布线工具
- 编译RTL仿真模型完全
支持Actel公司的Libero IDE
RTL版
- Verilog和VHDL核心源代码
- 核心综合脚本
测试平台( Verilog和VHDL )
•
•
•
综合和仿真支持
•
合成
- Synplicity公司
®
- 新思科技
®
(编译器设计
TM
, FPGA编译器
TM
,
FPGA快递
TM
)
- 的Exemplar
TM
模拟
- OVI - 标准的Verilog仿真器
- 生命 - 标准的VHDL仿真器
•
1。有关详细信息,请参阅Core8051指令集详细用户指南
2005年12月
©2005 Actel公司
v 6 .0
1