ProASIC3E直流和开关特性
表2-4 •
过冲和下冲极限
1
平均V
CCI
-GND过冲或
冲时间
作为时钟周期的百分比
2
10%
5%
3V
3.3 V
3.6 V
注意事项:
1.基于在85℃下的可靠性要求。
2.持续时间允许在六分之一的时钟周期。如果发生在二分之一的过冲/下冲
周期中,最大过冲/下冲也可以由0.15五减压
3.该设备满足过冲与V PCI输入/下冲规范的要求
CCI
3.45 V ,在85°C
最高,而投入的六分之一PCI频率的平均来回切换的考虑。
10%
5%
10%
5%
10%
5%
最大过冲/下
冲
2
1.4 V
1.49 V
1.1 V
1.19 V
0.79 V
0.88 V
0.45 V
0.54 V
V
CCI
和VMV
2.7 V或更低
I / O上电和电源电压阈值上电复位
(工商)
精密电管理电路的设计到每一个的ProASIC
®
3E器件。这些
电路确保在关机状态轻松过渡到设备的供电状态。
在许多不同的设备可以以最小的电流尖峰或浪涌任何顺序上电。
此外,在I / O将在通过所述上电序列为已知状态。其基本原理是
所示
有五个地区在上电期间需要考虑。
ProASIC3E I / O的活性只有当所有的下面三个条件都满足:
1. V
CC
和V
CCI
高于指定的最低点之旅(图
2. V
CCI
& GT ; V
CC
- 0.75 V(典型值)
3.芯片处于操作模式。
V
CCI
触发点:
大力推动: 0.6 V < trip_point_up < 1.2 V
斜坡下降: 0.5 V < trip_point_down < 1.1 V
V
CC
触发点:
大力推动: 0.6 V < trip_point_up < 1.1 V
斜坡下降: 0.5 V < trip_point_down < 1 V
V
CC
和V
CCI
斜坡上升跳变点约为100毫伏比减速跳变点高。这
特别是内置的滞后防止不希望的电振荡和电流浪涌。记
以下:
•
•
在编程过程中, I / O的成为三态和弱上拉至V
CCI
.
JTAG供电, PLL电源和电荷泵V
泵
供应没有影响I / O
行为。
v1.2
2-3