AD652
在图17中的“+”输入端连接到一个1.2 V基准电压和低
电平的TTL脉冲用作频率输入。脉冲必须
低在时钟的下降沿。在随后的崛起
边缘1毫安的电流源切换到积分sum-
明路口和坡道向上在引脚4的电压由于行动
与门的, 1毫安的电流时后只有一个关闭
时钟周期。传送到加法平均电流
结从0 mA至0.5毫安;使用内部20 kΩ的
在满量程输出电压电阻器这个结果
10 V电压引脚4 。
该电路的频率响应是由确定的
电容; -3dB频率简直是RC时间常数。一
纹波和反应之间存在权衡。如果低纹波需要,
大电容值必须使用( 1
µF),
如果快速响应
需要时,一个小电容是用来(1 nF的最小值)。
运算放大器可驱动5 kΩ的电阻负载10 V ,采用15 V
电源正极。如果一个大的负载电容(0.01
µF)
必须
为驱动,则需要分离的负荷与50
Ω
电阻器,如图所示。自50
Ω
电阻器是满的0.25%
规模,并与20 kΩ电阻指定增益误差是
±
0.5 % ,这个额外的电阻只会增加总增益误差
为+ 0.75 %最大。
示出的电路是单极和仅一个0V至+ 10 V输出是
允许的。积分运算放大器是不是一个通用的运算放大器,
相反,它已被优化为简单和高速。该
此放大器和一般之间最显著差
用运算放大器是缺乏一个积分器(或电平移位)阶段。
因此,在输出端(引脚4 )上的电压必须始终
大于1伏以下的输入端(引脚6和7)更加积极。为
例如,在F-至V转换模式时,同相输入端
运算放大器(引脚6 )被接地,这意味着在输出
(引脚4 )不能低于-1伏。该电路的正常操作
如图永远不会要求在输出一个负电压。
此运算放大器和一个通用之间的第二个差别
放大器的输出会沉1.5毫安到负
供应量。唯一的下拉以外用于1 mA电流
电压 - 频率转换是0.5毫安源。运算放大器
将输出大量的电流从正电源,并
它是由内部电流限制保护。运算器的输出
放大器可被驱动到内4伏的正电源时的
没有采购外部电流。当采购10毫安,输出
电压可以被驱动以在6伏的正电源。
去耦和接地
高精度的模拟信号和数字部分之间
的电路。闹得可在数字地面容忍
在不影响VFC的准确性。这样的地面噪音
必然与切换相关的大电流时,
高频输出信号。
在高的满量程频率,有必要使用一个上拉
约500电阻
Ω
为了得到上升时间足够快
以提供良好定义的输出脉冲。这意味着从一个
5伏特逻辑电源,例如,集电极开路输出会
画10毫安。这么多的电流被转换会造成环 -
决于长期地运行,由于导线的自电感。
例如,# 20号线具有大约20nH的电感
每英寸; 10mA的电流在末端被切换在50纳秒
12英寸的20号线将产生一个电压尖峰
50毫伏。在AD652的独立的数字地面会很容易
处理这些类型的开关瞬变。
一个问题仍将免受辐射干扰
电磁能量从这些快速瞬变。通常情况下,一个
电压尖峰是由感应开关瞬变产生;
这些尖峰电容耦合到的其它部分
电路。另一个问题是振铃的接地线和电源
由于分布电容和电感的电源线
的电线。这样的铃声也可以干扰耦合到敏感
略去模拟电路。这些问题最好的办法是适当的
绕过逻辑电源的AD652包。 A 1
µF
to
10
µF
钽电容器应直接连接到所述
的上拉电阻,并数字地,引脚供给侧
12.拉电阻应直接连接到所述
频输出,引脚11上的旁路引脚长度
电容和上拉电阻应尽可能地短。
电容器将提供(或吸收)的电流瞬变,并
大型交流信号会在身体上的小环通流
电容器中,上拉电阻和频率输出晶体管。这是
重要的是,循环是体积小的原因有两个:第一,
有较少的电感,如果导线很短,并且第二,在
循环将不能有效地辐射射频干扰。
数字地(引脚12 )应分别连接到
电源地。需要注意的是导到所述数字
电源只携带直流电流。有可能是一个直流
在因电流接地降的区别返回上
模拟地和数字地。这不会引起问题。这些
功能大大缓解配电和接地管理
精神疾病在大型系统中。适当的技术接地要求
单独的数字和模拟地返回到电源。
此外,信号接地必须直接称为模拟地
( 6脚)的包。在正确接地的更多信息
和减少干扰的可在参考文献1中找到。
频率产出乘数
这是良好的工程实践使用的旁路电容
电源电压引脚和插入低值电阻( 10
Ω
to
100
Ω)
在供电线路中,以提供去耦的量度
在一个系统中的各种电路之间。陶瓷电容器
0.1
µF
1.0
µF
应与电源电压引脚施加
与模拟信号地线有关AD652适当的旁路。
此外,较大的板级解耦1电容器
µF
to
10
µF
应该位于相对靠近于每个AD652
电源线。这样的预防措施是必要的高谐振
lution数据采集应用,人们希望利用
充分的线性度和AD652的动态范围。
设置在AD652单独的数字和模拟地。
集电极开路频率输出晶体管的发射极
和时钟输入的阈值仅被返回到数字
地面上。只有5 V基准电压源连接到模拟地。
在两个独立的理由的目的是允许隔离
的AD652可以作为频率输出乘数时
用于与一个标准电压 - 频率CON-
变频器。图18示出了低的成本AD654 VFC被用作
时钟输入到AD652 。还示出的是一个第二AD652
的F / V模式。的AD654被设置为产生一个输出
0千赫, 500千赫的输入电压频率(V
1
)范围
为0 V -10 V的使用R4, C1,和XOR门的两倍此
输出频率从0 kHz至500 kHz到MHz的0 -1兆赫。
1
由汉王“电子系统降噪技术, ” ORT (约翰·威利,
1976).
–10–
版本B