欢迎访问ic37.com |
会员登录 免费注册
发布采购

OR3C80-4PS240 参数 Datasheet PDF下载

OR3C80-4PS240图片预览
型号: OR3C80-4PS240
PDF下载: 下载PDF文件 查看货源
内容描述: 3C和3T现场可编程门阵列 [3C and 3T Field-Programmable Gate Arrays]
分类和应用: 现场可编程门阵列
文件页数/大小: 210 页 / 4391 K
品牌: AGERE [ AGERE SYSTEMS ]
 浏览型号OR3C80-4PS240的Datasheet PDF文件第69页浏览型号OR3C80-4PS240的Datasheet PDF文件第70页浏览型号OR3C80-4PS240的Datasheet PDF文件第71页浏览型号OR3C80-4PS240的Datasheet PDF文件第72页浏览型号OR3C80-4PS240的Datasheet PDF文件第74页浏览型号OR3C80-4PS240的Datasheet PDF文件第75页浏览型号OR3C80-4PS240的Datasheet PDF文件第76页浏览型号OR3C80-4PS240的Datasheet PDF文件第77页  
数据表
1999年6月
ORCA
系列3C和3T的FPGA
可编程时钟管理器( PCM )
(续)
PCM寄存器
PCM
包含用于配置8个用户可编程寄存器
PCM的
功能。表26示出了
寄存器及其功能的映射。参见图46的详细信息,位置
PCM
元素
即在该表中讨论求。该
PCM
寄存器都将在后面的讨论中引用。详细
所有寄存器位的解释如下的功能描述提供
PCM 。
表26. PCM寄存器
地址
0
1
2
功能
分频器0编程。
可编程分频器, DIV0 ,价值和DIV0复位位。 DIV0可以
将输入时钟的
PCM
或可以被旁路。
分频器1编程。
可编程分频器, DIV1 ,价值和DIV1复位位。可以DIV1
划分反馈时钟输入到
PCM
或可以被旁路。只适用于PLL模式。
分频器2编程。
可编程分频器, DIV2 ,价值和DIV2复位位。 DIV2可以
划分抽头延迟线的输出,或者可以被绕过,并且是仅适用于
ExpressCLK
输出。
DLL 2X占空比编程。
DLL模式时钟倍频器( 2个),占空比选择。
DLL 1X占空比编程。
根据其他寄存器的设置,这寄存器
之三是:
一。 PLL模式相/延迟选择;
B 。 DLL模式1X占空比选择;和
Ç 。 DLL模式可编程延迟。
模式编程。
DLL / PLL模式选择, DLL 1X / 2X时钟选择,鉴相器
反馈选择。
时钟源状态/输出时钟选择编程。
输入时钟选择,馈
回时钟选择,
ExpressCLK
输出源选择,系统时钟输出源selec-
化。
PCM控制编程。
PCM
电源,复位和配置控制。
3
4
5
6
7
朗讯科技公司
73