欢迎访问ic37.com |
会员登录 免费注册
发布采购

TTSI001161BL-2-DB 参数 Datasheet PDF下载

TTSI001161BL-2-DB图片预览
型号: TTSI001161BL-2-DB
PDF下载: 下载PDF文件 查看货源
内容描述: 1K X 1K时间时隙交换器 [1k x 1k Time-Slot Interchanger]
分类和应用:
文件页数/大小: 61 页 / 1013 K
品牌: AGERE [ AGERE SYSTEMS ]
 浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第22页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第23页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第24页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第25页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第27页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第28页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第29页浏览型号TTSI001161BL-2-DB的Datasheet PDF文件第30页  
TSI-1
1K X 1K时间时隙交换器
数据手册,修订版3
2005年9月21日
FSYNC
CHICLK
W / O偏移
TS127 B6
TS127 B7
TS0 B0
TS0 B1
数据采样
TS0 B0
TS0 B1
数据采样
TS0 B0
TS0 B1
数据采样
TS0 B0
TS0 B1
数据采样
TS0 B1
TS0 B2
TS0 B3
TS0 B4
TS0 B5
W / ¼位偏移
TS127 B6
TS127 B7
TS0 B2
TS0 B3
TS0 B4
TS0 B5
w/ �½ bit offset
TS127 B6
TS127 B7
TS0 B2
TS0 B3
TS0 B4
TS0 B5
W / ¼位偏移
TS127 B5
TS127 B6
TS127 B7
TS0 B2
TS0 B3
TS0 B4
TS0 B5
W /位偏移= 1
TS127 B5
TS127 B6
TS127 B7
TS0 B0
数据采样
TS127 B5
TS0 B2
TS0 B3
TS0 B4
W / 2.75位偏移
TS127 B3
TS127 B4
TS127 B6
TS127 B7
数据采样
TS127 B3
TS0 B0
TS0 B1
TS0 B2
TS0 B3
W /位偏移= 7
TS126 B7
TS127 B0
TS127 B1
TS127 B2
数据采样
TS127 B0
TS127 B1
数据采样
TS114 B5
TS114 B6
数据采样
TS127 B4
TS127 B5
TS127 B6
TS127 B7
TS0 B 0
TS0 B1
瓦特/ TS偏移量= 1 ,
位偏移量= 0
瓦特/ TS偏移量= 13
位偏移= 3.25
W / TS偏移量= 127 ,
位偏移= 7¾
TS126 B6
TS126 B7
TS127 B2
TS127 B3
TS127 B4
TS127 B5
TS127 B6
TS127 B7
TS0 B0
TS114 B3
TS114 B4
TS114 B7
TS115 B0
TS115 B1
TS115 B2
TS115 B3
TS115 B4
TS115 B5
TS127 B6
TS127 B7
TS0 B0
TS0 B1
TS0 B2
数据采样
TS0 B3
TS0 B4
TS0 B5
TS0 B6
TS0 B7
TS1 B0
注意:对于这个时序图,假设FSYNC已被编程为高有效,并且由CHICLK的上升沿被采样。
图5-13 。典型的有8.192 Mb / s的数据和8.192 MHz的CHICLK接收时序CHI
FSYNC
CHICLK
W / O偏移
w/ �½ bit offset
W /位偏移= 1
瓦特/ TS偏移量= 1 ,
位偏移量= 0
W / TS偏移量= 127 ,
bit offset = 7�½
TS127 B5
TS127 B6
TS127 B7
TS0 B0
TS0 B1
TS0 B2
TS0 B3
TS0 B4
TS0 B5
TS127 B5
TS127 B4
TS126 B5
TS127 B6
TS127 B7
TS0 B0
TS0 B1
TS0 B2
TS0 B3
TS0 B4
TS0 B4
TS127 B5
TS127 B5
TS126 B6
TS127 B6
TS126 B7
TS127 B7
TS127 B0
TS0 B0
TS127 B1
TS0 B1
TS127 B2
TS0 B2
TS127 B3
TS0 B3
TS127 B4
TS127 B6
TS127 B7
TS0 B0
TS0 B1
TS0 B2
TS0 B3
TS0 B4
TS0 B5
注意事项:
1/4位偏移量不可与8 MHz的数据和8 MHz时钟。
对于这个时序图,假设FSYNC已被编程为高有效,并通过的上升沿被采样
CHICLK 。
图5-14 。 CHI传输时序与8.192 Mb / s的数据和8.192 MHz的CHICLK
26
杰尔系统公司