欢迎访问ic37.com |
会员登录 免费注册
发布采购

ALD1726E_11 参数 Datasheet PDF下载

ALD1726E_11图片预览
型号: ALD1726E_11
PDF下载: 下载PDF文件 查看货源
内容描述: EPAD® ULTRA微功耗CMOS运算放大器 [EPAD® ULTRA MICROPOWER CMOS OPERATIONAL AMPLIFIER]
分类和应用: 运算放大器
文件页数/大小: 13 页 / 108 K
品牌: ALD [ ADVANCED LINEAR DEVICES ]
 浏览型号ALD1726E_11的Datasheet PDF文件第2页浏览型号ALD1726E_11的Datasheet PDF文件第3页浏览型号ALD1726E_11的Datasheet PDF文件第4页浏览型号ALD1726E_11的Datasheet PDF文件第5页浏览型号ALD1726E_11的Datasheet PDF文件第7页浏览型号ALD1726E_11的Datasheet PDF文件第8页浏览型号ALD1726E_11的Datasheet PDF文件第9页浏览型号ALD1726E_11的Datasheet PDF文件第10页  
定义和设计说明:
1.初始输入失调电压的初始偏移电压
从工厂发货时ALD1726E运算放大器。
该设备已被预编程并测试编程
mability 。
2.失调电压编程范围是调整的范围
用户指定的目标偏移电压。这通常是一个调整
精神疾病中的正或输入的负方向
从初始输入偏移电压的偏移电压。输入偏移
编程引脚, VE1和VE2 ,改变输入失调电压
在负或正方向上。用户指定
目标偏移电压可在此亲内的任何偏移电压
编程范围。
3.程序化的输入失调电压误差是最后的偏移
编程时,输入失调电压后,电压误差
是目标偏移电压。这个参数是样品进行测试。
4.总输入失调电压是一样的程序输入
失调电压,用于系统校正失调电压误差。 Usu-
盟友,这是一个全包容性的体系失调电压,这也
包括偏移电压捐款的输入失调电压,
PSRR , CMRR , TCV
OS
和噪声。它也可以包括错误
通过外部组件中引入,在系统级。亲
编程输入失调电压和总输入失调电压为
不一定零点偏移电压,但偏移电压设置为
弥补其它系统误差为好。这个参数是
样品测试。
5.输入失调电流和偏置电流基本上是输入
保护二极管的反向偏置漏电流。这种低投入
偏置电流可确保来自源的模拟信号将
不被它扭曲。对于应用的源阻抗
是非常高的,这可能是必要的,以限制噪声和交流声拾取
通过适当的屏蔽。
6.输入电压范围是由两个平行的完井确定
甘南输入级在内部总结,每个阶段
具有一个单独的输入偏移电压。而总输入失调
电压可以被修整为期望的目标值,必须
要注意,此修整发生在只有一个用户选择的输入
偏置电压。根据所选择的输入偏置电压
相对于电源电压,偏置电压微调
可能会影响一个或两个输入级。对于ALD1726E中,
两个阶段之间的切换点在大约发生
1.5V以下的正电源电压。
7.输入失调电压漂移是总输入的平均变化
偏移电压随环境温度的函数。这
参数为样本进行测试。
8.初始PSRR和初始CMRR指标被提供作为
参考信息。编程后,错误的贡献
从PSRR和CMRR的偏移电压下设置为零
特定电源和公共模式的条件,并BE-
说到编程输入失调电压误差的一部分。
9.平均长期输入失调电压稳定性的基础上
通过操作寿命测试输入偏移电压漂移在125℃下
外推至T
A
= 25℃时,假设1.0EV的活化能。
这个参数是样品进行测试。
额外的设计注意事项:
答: ALD1726E内部为单位增益补偿
稳定利用其产生的单杆作用新机制
关中的增益特性,同时提供大于60
度的相位裕度的单位增益频率。一个单位增益
使用ALD1726E缓冲区通常将推动对外25PF
负载电容。
B的ALD1726E具有互补的p沟道和n沟道
并联连接的输入差动级来完成rail-
到轨输入共模电压范围。切换点
两个差动级之间是低于正电源1.5V
电压。的应用,如反相放大器或非
反相放大器的增益大于2.5 ( 5V操作)时,
共模电压不会使低于此游览
切换点。但是,这种切换不会发生,如果
运算放大器连接成轨到轨增益
缓冲液和设计必须允许输入偏移电压波动
系统蒸发散。
C的输出级由甲乙类互补输出的
驱动程序。振荡抗性特征,结合rail-
至轨输入和输出功能,使得ALD1726E的effec-
高源阻抗传感器略去模拟信号缓冲,
换能器,以及其它电路网络。
D.该ALD1726E具有静电放电保护。不过,
搬运设备时,要避免强烈的必须小心
静态字段,可能会降低二极管结,引起IN-
有折痕输入漏电流。建议用户在上电
电路之前,或与之同时,任何的输入电压
应用和限制输入电压不超过0.3V的
电源电压电平。
大肠杆菌VE1和VE2是高阻抗终端,作为内
偏置电流设置得非常低到几个微安到保护
力。对于一些应用,这些终端可能需要
从外部噪声源耦合屏蔽。例如,
附近运行的数字信号可能会引起不必要的失调电压
年龄的波动。在印刷电路板布局关心,以
周围放置这些引脚接地走线,并从其中分离
数字线路,通常会消除这种耦合效应。在
1000pF的或更大此外,可选的去耦电容
值可以被添加到VE1和VE2终端。
F.本ALD1726E是专为低电压,微功耗应用
电路。正常操作过程中的最大工作电压
化应该保持低于10V时刻。应注意
以确保在该设备所使用的应用程序不
遇到任何正或负的瞬变电压即会
造成任何的端子电压的超出此限制。
G.所有输入或不用的引脚除外VE1和VE2引脚应
连接到电源电压,例如接地,使它们做
不成为浮动销,因为在这些管脚的输入阻抗是
非常高。如果其中任何一个引脚都没有定义,它们可能会导致
有害的振荡或间歇性过大的电流消耗。如
这些装置是建立与CMOS工艺,正常操作
和储存温度限制, ESD和闭锁操作
关于CMOS器件处理注意事项应
观察到。
ALD1726E
先进的线性器件
6 13