欢迎访问ic37.com |
会员登录 免费注册
发布采购

AS7C1024A-15TJC 参数 Datasheet PDF下载

AS7C1024A-15TJC图片预览
型号: AS7C1024A-15TJC
PDF下载: 下载PDF文件 查看货源
内容描述: 5V / 3.3V 128KX8 CMOS SRAM (进化引脚) [5V/3.3V 128KX8 CMOS SRAM (Evolutionary Pinout)]
分类和应用: 存储内存集成电路静态存储器光电二极管
文件页数/大小: 9 页 / 116 K
品牌: ALSC [ ALLIANCE SEMICONDUCTOR CORPORATION ]
 浏览型号AS7C1024A-15TJC的Datasheet PDF文件第1页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第2页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第3页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第4页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第5页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第7页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第8页浏览型号AS7C1024A-15TJC的Datasheet PDF文件第9页  
AS7C1024A
AS7C31024A
®
AC测试条件
输出负载:见图B或C.图
输入脉冲电平: GND到3.0V 。如图A所示。
输入上升和下降时间: 2纳秒。如图A所示。
输入和输出的定时参考水平: 1.5V 。
戴维南等效:
168Ω
D
OUT
+ 1.728V ( 5V和3.3V )
+5V
480Ω
+3.0V
GND
90%
10%
2纳秒
90%
10%
D
OUT
255Ω
C(14)
D
OUT
255Ω
+3.3V
320Ω
C(14)
图A :输入脉冲
GND
图B : 5V输出负载
GND
图C : 3.3V输出负载
笔记
1
2
3
4
5
6
7
8
9
10
11
12
13
14
在V
CC
电时,一个上拉电阻到V
CC
在CE1是为了满足我
SB
特定连接的阳离子。
这个参数进行采样,而不是100 %测试。
对于测试环境,请见
AC测试条件,
图A ,B和C.
t
CLZ
和T
CHZ
指定与CL = 5pF的,如在图C.过渡是从稳态电压测量± 500mV的。
此参数是保证,但不是100 %测试。
WE为高的读周期。
CE1和OE低, CE2为高的读周期。
地址有效之前或与重合CE1过渡低。
所有的读周期的时序被从最后一个有效地址到第一过渡地址引用。
CE1或者我们必须高或低CE2时的地址转换。无论CE1或WE断言高终止一个写周期。
所有的写周期的时序被从最后一个有效地址到第一过渡地址引用。
CE1和CE2具有相同的定时。
C = 30pF的,除非所有高Z和低Z参数, C = 5pF的。
2V数据保留只适用于商业级温度工作范围。
9/26/02; 0.9.9
半导体联盟
9第6页