2005年9月
修订版1.6
3.3V零延迟缓冲器
一般特点
15MHz至133MHz的工作范围,兼容
使用CPU和PCI总线频率。
零输入 - 输出传输延迟。
多个低抖动输出。
输出输出偏斜小于250PS 。
装置设备偏斜小于700pS 。
一个输入驱动器9输出,分组为
4 + 4 + 1( ASM5P2309A ) 。
一个输入驱动5个输出( ASM5P2305A ) 。
低于200 ps的周期到周期抖动兼容
与奔腾
®
基础的系统。
测试模式绕过PLL( ASM5P2309A只,
参考选择输入解码表) 。
提供16PIN 150密耳SOIC , 4.4毫米TSSOP
( ASM5P2309A ) ,并在8PIN 150密耳SOIC
包( ASM5P2305A ) 。
工作电压为3.3V ,先进的0.35μ CMOS
技术。
ASM5P2309A
ASM5P2305A
133MHz的频率,并具有传动比-1高
设备。所有部件具有片上的PLL该锁定到输入
REF引脚的时钟。 PLL反馈是在芯片上,并
从CLKOUT垫获得。
该ASM5P2309A拥有的每四个输出两家银行,
这可以通过选择输入,如图所示在被控制
在选择输入解码表。选择输入也
允许的输入时钟被直接施加到输出
芯片和系统测试。
多ASM5P2309A和ASM5P2305A设备可以
接受相同的输入时钟和分发。在这种情况下
这两个装置的输出之间的偏移是
保证是小于700ps 。
所有输出都小于周期到周期抖动200PS 。
输入和输出的传输延迟被保证是
小于350pS ,并输出到输出偏移是
保证是小于250PS 。
该ASM5P2309A和ASM5P2305A都可用
两种不同的配置,如图中的排序
信息表。该ASM5P2305A -1 / ASM5P2309A -1是
基部。该ASM5P2305A - 1H / ASM5P2309A - 1H是
的-1的高驱动版本,其上升和下降时间
比-1部快得多。
功能说明
ASM5P2309A是一种多功能, 3.3V零延迟缓冲器
设计为分配高速时钟。它接受一个
参考输入和驱逐9低偏移时钟。这是
采用16引脚封装。该ASM5P2305A是
8引脚版本ASM5P2309A的。它接受一个
参考输入和驱逐5低偏移时钟。
该ASM5P23XXA的-1H版本运行速度高达
框图
PLL
PLL
CLKOUT
CLK1
CLK2
CLK3
S2
S1
REF
MUX
CLKOUT
CLKA1
CLKA2
CLKA3
CLKA4
选择输入
解码
CLKB1
CLKB2
CLKB3
REF
ASM5P2305A
CLK4
ASM5P2309A
CLKB4
半导体联盟
2575奥古斯丁驱动器
•
加利福尼亚州圣克拉拉
•
联系电话: 408.855.4900
•
传真: 408.855.4999
•
www.alsc.com
注意:本文档中的信息如有更改,恕不另行通知。