初步
的PowerNP NPe405L嵌入式处理器数据手册
NPe405L嵌入式控制器功能框图
万能
打断
调节器
x2
时钟
控制
RESET
计时器
MMU
PPC405
处理器内核
JTAG
8KB
D-缓存
DCU
跟踪
ICU
16KB
I-缓存
ARB
片上外设总线( OPB )
GPIO
IIC
UART
x2
动力
MGMT
DCRS
见外设接口
时钟时序表
DCR总线
DMA
调节器
(4-Channel)
OPB
桥
处理器本地总线( PLB )
ETHERNET
x2
HDLCEX
MAL0
MAL1
SDRAM
调节器
13位的地址
32位数据
外
公共汽车
调节器
28位地址
16位数据
ZMII
两
32-channel
端口
信息产业部,
RMII ,
SMII
该NPe405L使用IBM微电子蓝逻辑设计
方法中,主要的功能
块集成以创建一个应用程序特定的ASIC产品。这种方法提供了一种一致的方式
生成使用IBM的CoreConnect复杂的ASIC
总线结构。
地址地图支持
该NPe405L集成了两个独立的地址映射。第一个是固定的处理器地址映射
提供了PowerPC系列处理器。这个地址映射定义了不同的地址可能内容
其中,处理器可以访问的区域。第二个地址映射为设备配置寄存器
( DCRS ) 。由软件运行的NPe405L处理器上通过使用所述DCRS被访问
mtdcr
和
mfdcr
命令。
5