欢迎访问ic37.com |
会员登录 免费注册
发布采购

LP62S1024AM-70LLT 参数 Datasheet PDF下载

LP62S1024AM-70LLT图片预览
型号: LP62S1024AM-70LLT
PDF下载: 下载PDF文件 查看货源
内容描述: 128K ×8位的低电压CMOS SRAM [128K X 8 BIT LOW VOLTAGE CMOS SRAM]
分类和应用: 静态存储器
文件页数/大小: 17 页 / 190 K
品牌: AMICC [ AMIC TECHNOLOGY ]
 浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第6页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第7页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第8页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第9页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第11页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第12页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第13页浏览型号LP62S1024AM-70LLT的Datasheet PDF文件第14页  
LP62S1024A -T系列
时序波形(续)
写周期2
(芯片使能控制)
t
WC
地址
t
AW
t
CW5
CE1
t
AS1
(4)
t
WR3
CE2
(4)
t
CW5
t
WP2
WE
t
DW
D
IN
t
DH
t
WHZ7
D
OUT
注:1 。
2.
3.
4.
t
AS
从地址有效到写的开始测量的。
在重叠(T发生写入
WP
)低CE1 ,高CE2和低WE的。
t
WR
从最早的CE1的测量或WE变高或CE2变低,以在写入周期的末尾。
如果CE1低电平的跳变或CE2高的转变同时发生的WE低转换或之后
在WE过渡,输出将保持在高阻抗状态。
5. t
CW
是从CE1变低或CE2要高写的结尾后测得的。
6. OE连续低。 ( OE = V
IL
)
7.转换测量
±500mV
从稳定状态。这个参数进行采样,而不是100 %测试。
( 2001年8月, 1.0版)
10
AMIC Technology,Inc.的