欢迎访问ic37.com |
会员登录 免费注册
发布采购

LP62S1024BX-70LLT 参数 Datasheet PDF下载

LP62S1024BX-70LLT图片预览
型号: LP62S1024BX-70LLT
PDF下载: 下载PDF文件 查看货源
内容描述: 128K ×8位的低电压CMOS SRAM [128K X 8 BIT LOW VOLTAGE CMOS SRAM]
分类和应用: 静态存储器
文件页数/大小: 18 页 / 198 K
品牌: AMICC [ AMIC TECHNOLOGY ]
 浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第3页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第4页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第5页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第6页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第8页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第9页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第10页浏览型号LP62S1024BX-70LLT的Datasheet PDF文件第11页  
LP62S1024B -T系列
AC特性
符号
(T
A
= -25 ° C至+ 85°C , VCC = 2.7V至3.6V )
参数
LP62S1024B-55LLT
分钟。
读周期
t
RC
t
AA
t
ACE1
t
ACE2
t
OE
t
CLZ1
t
CLZ2
t
OLZ
t
CHZ1
t
CHZ2
t
OHZ
t
OH
写周期
t
WC
t
CW
t
AS
t
AW
t
WP
t
WR
t
WHZ
t
DW
t
DH
t
OW
写周期时间
芯片使能写操作的结束
地址建立时间
地址有效到写结束
把脉冲宽度
写恢复时间
写在高Z输出
数据写入时间重叠
从时间写数据保持
输出写入结束活动
55
50
0
50
40
0
0
25
0
5
-
-
-
-
-
-
25
-
-
-
70
60
0
60
50
0
0
30
0
5
-
-
-
-
-
-
25
-
-
-
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
输出禁止到输出中高Z
从地址变更输出保持
输出使能到输出中低Z
芯片禁用高Z输出
CE1
CE2
输出使能到输出有效
芯片使能在低Z输出
CE1
CE2
读周期时间
地址访问时间
芯片使能存取时间
CE1
CE2
55
-
-
-
-
10
10
5
0
0
0
5
-
55
55
55
30
-
-
-
20
20
20
-
70
-
-
-
-
10
10
5
0
0
0
10
-
70
70
70
35
-
-
-
25
25
25
-
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
马克斯。
LP62S1024B-70LLT
分钟。
马克斯。
单位
注:吨
CHZ1
, t
CHZ2
, t
OHZ
和叔
WHZ
被定义为时间,让输出达到开路状态,并且
未提及的输出电压电平。
初步
( 2002年10月, 0.1版)
6
AMIC技术股份有限公司