欢迎访问ic37.com |
会员登录 免费注册
发布采购

PEEL18LV8ZS-25 参数 Datasheet PDF下载

PEEL18LV8ZS-25图片预览
型号: PEEL18LV8ZS-25
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS可编程电可擦除逻辑器件 [CMOS Programmable Electrically Erasable Logic Device]
分类和应用: 可编程逻辑器件光电二极管时钟
文件页数/大小: 10 页 / 260 K
品牌: ANACHIP [ ANACHIP CORP ]
 浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第2页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第3页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第4页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第5页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第6页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第7页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第8页浏览型号PEEL18LV8ZS-25的Datasheet PDF文件第9页  
PEEL ™ 18LV8Z - 25 / I- 35
CMOS可编程电可擦除逻辑器件
特点
低电压,超低功耗工作
- VCC = 2.7〜 3.6 V
- 电流Icc = 5 μA (典型值) ,在待机状态
- 电流Icc = 1.5 mA(典型值),在1 MHz
- 符合JEDEC LV接口规范( JEDSD8 -A )
- 5伏特兼容输入和I / O的
CMOS电可擦除技术
- 高级工厂测试
- 可再编程的塑料包装
- 减少改造和开发成本
多功能的应用
- 替换随机逻辑
- 超级组标准的可编程逻辑器件
- 引脚和JEDEC与16V8兼容
- 适用于电池供电系统
- 取代昂贵的振荡器
架构的灵活性
- 在更多的逻辑架构,增强适应
- 113产品条款×36输入与门阵列
- 10个输入和8个I / O引脚
- 12种可能的配置宏
- 异步清零,同步预置
- 独立输出使
- 可编程时钟;引脚1和P-期限
- 可编程时钟极性
- 20引脚DIP / SOIC / TSSOP和PLCC
- 时钟和数据输入施密特触发器
施密特触发器输入
- 消除外部施密特触发器设备
- 理想的编码器的设计
概述
该PEEL18LV8Z是一个可编程的电可擦
逻辑(剥离) SPLD (简单可编程逻辑器件)
该工作在2.7V - 3.6V的电源电压范围
和特点超低,自动"zero"断电
操作。该PEEL18LV8Z在逻辑上和功能上
类似易亨电子的5V PEEL18CV8和PEEL18CV8Z 。
该"zero power" ( 25
µA
最大。 ICC)掉电模式
使得PEEL18LV8Z理想的范围广泛的电池 -
供电的便携式设备的应用,从手持
米PCMCIA调制解调器。 EE-可重编程
提供快速重编程为双方方便
在产品开发和快速的个性化产品
制造,包括工程变更单。
该PEEL18LV8Z和之间的差异
PEEL18CV8包括加入可编程时钟的
极性,对长期的时钟,以及施密特触发器输入缓冲器上
所有的输入,包括时钟。施密特触发器输入允许
缓慢或噪声信号的直接输入。
像PEEL18CV8 ,所述PEEL18LV8Z是逻辑
超行业标准PAL16V8 SPLD的。该
PEEL18LV8Z提供了额外的建筑功能,
允许更多的逻辑被纳入设计。
易亨电子的JEDEC文件转换器可以轻松转换
现有的20引脚可编程逻辑器件设计的PEEL18LV8Z
体系结构,而不需要重新设计。该
PEEL18LV8Z架构允许它取代了20
标准的20引脚DIP , SOIC , TSSOP和PLCC封装。
Ç LK MU X(可选)
I/CLK1
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
I/CLK1
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
ª
DIP
I/CLK1
VCC
I / O
I / O
I / O
TSSOP
I/CLK1
3
I
I
I
I
I
4
5
6
7
8
9 10 11 12 13
I
GND
I
I / O
I / O
2
1 20 19
18
17
16
15
14
I / O
I / O
I / O
I / O
I / O
I
I
I
I
I
I
I
I
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
PLCC -J
SOIC
图1 - 引脚配置
图2 - 框图
该数据表包含的新产品信息。易亨电子公司保留权利修改产品规格,恕不另行通知。无责任承担由于使用本产品造成的。无权利
任何专利陪出售的产品。
1.0版2004年12月16日
1/10