特点
•
串行外设接口(SPI )兼容
•
支持SPI模式0 (0,0)和3 (1,1)的
•
•
•
•
•
•
•
•
•
•
- 数据表描述了模式0操作
低电压和标准电压工作
– 2.7 (V
CC
= 2.7V至5.5V )
– 1.8 (V
CC
= 1.8V至5.5V )
20 MHz的时钟速率( 5V )
8字节的页模式
块写保护
- 保护1/4,1/2 ,或整个阵列
写保护( WP )引脚和写禁止指令的硬件和软件
数据保护
自定时写周期( 5 ms以下)
高可靠性
- 耐力:一百万次擦写循环
- 数据保存:100年
可用车载设备
8引脚PDIP JEDEC ,8引脚SOIC JEDEC , 8引脚超薄迷你地图( MLP 2×3 )和8
引脚TSSOP封装
模具销售:晶圆形式,松饼包,晶圆凸点
SPI串行
EEPROM
1K ( 128x8 )
2K ( 256x8 )
4K ( 512x8 )
描述
该AT25010A / 020A / 040A提供了1024/2048/4096位串行电eras-
组织为128/256/512话能够可编程只读存储器(EEPROM)中
每个8位。所述装置被用于许多工业和商业应用程序的优化
cationswherel嗷嗷 - 嗷嗷P erandl嗷嗷 - 沃ltageope岭tionareessential 。牛逼ħ ê
AT25010A / 020A / 040A是在节省空间的8引脚PDIP , 8引脚SOIC JEDEC可用,
8引脚超薄
迷你地图( MLP 2×3 )
和8引脚TSSOP封装。
该AT25010A / 020A / 040A通过片选引脚( CS )功能的访问,并
通过三线接口,包括串行数据输入( SI ) ,串行数据输出( SO )的,
和串行时钟( SCK ) 。所有的编程周期是完全自定时,也没有
写之前单独擦除周期是必需的。
块写保护是通过与四分之一编程状态寄存器使能
写保护的块。单独的程序启用和禁用计划说明书
提供额外的数据保护。硬件数据保护通过提供
WP引脚,以防止意外写操作的尝试。 HOLD引脚可用于
暂停无需复位串行序列的任何串行通信。
表1中。
引脚配置
引脚名称
CS
SCK
SI
SO
GND
VCC
WP
HOLD
功能
芯片选择
串行数据时钟
串行数据输入
串行数据输出
地
电源
写保护
暂停串行输入
8-lead
超薄迷你地图( MLP 2×3 )
VCC
HOLD
SCK
SI
8
7
6
5
1
2
3
4
CS
SO
WP
GND
(C S)
SO
W¯¯ P
G N ð
8-lead
TSSOP
1
2
3
4
8
7
6
5
V
H
S
S
C C
0 1
C k的
I
CS
SO
WP
GND
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
8-lead
PDIP
(C S)
SO
W¯¯ P
G N ð
8引脚SOIC
1
2
3
4
8
7
6
5
V
H
S
S
C C
0 1
C k的
I
AT25010A
AT25020A
AT25040A
底部视图
3348J–SEEPR–8/06