AT25128A/256A
串行接口
描述
法师:
产生串行时钟的装置。
从站:
因为串行时钟引脚(SCK)是
总是
输入时, AT25128A / 256A
总是
操作
作为
奴隶。
发射机/接收机:
该AT25128A / 256A有指定独立的引脚
数据传输(SO)
和
接收( SI ) 。
MSB :
最
显著
位(MSB)是第一个比特发送
和
收到。
SERIAL OP -CODE :
该设备后,选择与CS变低时,第一个字节
被接收。这个字节包含操作码,它定义将要执行的操作。
无效OP -CODE :
If
an
收到无效的操作码,数据不会被移入
AT25128A/256A,
和
串行输出引脚(SO )将保持在
a
高阻抗状态
直到CS的下降沿被检测到
再次。
这将重新初始化串口
通信。
片选:
该AT25128A / 256A被选中当CS引脚为低电平。当
装置没有被选中,数据也不会
接受
通过
SI
销,
和
串行输出引脚
(SO)将保持在
a
高阻抗状态。
HOLD :
HOLD引脚配合使用CS引脚来选择
AT25128A / 256A 。当选择器
AND A
串行序列正在进行,
HOLD可用来暂停与主设备的串行通信,而不
复位串行序列。暂停时, HOLD引脚必须拉低,而
SCK
引脚为低。要恢复串行通信, HOLD引脚拉高,而
SCK
引脚为低电平( SCK可能持有期间仍进行切换) 。输入到
SI
引脚将被忽略
而
SO
引脚处于高阻抗状态。
写保护:
写保护引脚( WP )将
允许
正常的读/写操作
当高举。当WP引脚被拉低
和
WPEN位为“1” ,
所有
写操作
系统蒸发散的状态寄存器
是
抑制。 WP变低而CS仍然偏低会中断
a
写状态寄存器。如果内部写周期
已
已经开始, WP
变低会不会影响
任何
写操作状态寄存器。 WP引脚
功能被阻断时,在状态寄存器中的WPEN位为“0” 。这将
允许
该
用户安装AT25128A / 256A中
a
系统与WP引脚连接到地
和
还是
ABLE
写状态寄存器。所有的WP引脚功能
是
当启用WPEN位
被设置为“1”。
5
3368H–SEEPR–8/05