欢迎访问ic37.com |
会员登录 免费注册
发布采购

HCMS-2905 参数 Datasheet PDF下载

HCMS-2905图片预览
型号: HCMS-2905
PDF下载: 下载PDF文件 查看货源
内容描述: 高性能CMOS 5× 7文数字显示 [High Performance CMOS 5 x 7 Alphanumeric Displays]
分类和应用:
文件页数/大小: 16 页 / 201 K
品牌: AVAGO [ AVAGO TECHNOLOGIES LIMITED ]
 浏览型号HCMS-2905的Datasheet PDF文件第7页浏览型号HCMS-2905的Datasheet PDF文件第8页浏览型号HCMS-2905的Datasheet PDF文件第9页浏览型号HCMS-2905的Datasheet PDF文件第10页浏览型号HCMS-2905的Datasheet PDF文件第12页浏览型号HCMS-2905的Datasheet PDF文件第13页浏览型号HCMS-2905的Datasheet PDF文件第14页浏览型号HCMS-2905的Datasheet PDF文件第15页  
睡眠模式(控制字0 ,位
D
6
=低)关闭内部
显示振荡器和LED
像素的驱动程序。该模式用于
当IC需要被
通电时,但并不需要
是活跃的。电流消耗
睡眠模式是几乎为零。数据
在点寄存器和控制
也就是说睡眠过程中保持不变
模式。
控制字1
加载控制寄存器
以D
7
=逻辑高电平选择
控制字1.本控制
字执行两个功能:
串行/并行数据出
模式和外部振荡器
预分频选择(见表2) 。
串行/同步数据输出D
0
位D
0
控制字1时
切换D的模式
OUT
串行和同步之间
控制在数据输入
注册写道。默认
模式(逻辑低电平)是串行
D
OUT
模式。在串行模式下,D
OUT
被连接到最后一个比特(四
7
)
控制的移位寄存器。
存储逻辑高电平位D
0
ð变化
OUT
同时要
模式,它影响到控制
只有注册。在同时进行
模式,D
OUT
在逻辑上是CON组
已连接到D
IN
。这样的安排
允许多个IC有自己的
控制寄存器写入
同时。例如,对于
在串行模式n,集成电路, N * 8
需要的时钟脉冲来加载
在所有的控制相同的数据
寄存器。在同时
模式,正集成电路仅需要8个时钟
脉冲加载相同的数据在
所有的控制寄存器。该
从所述第一传播延迟
IC到最后是N * T
DOUTP
.
外部振荡器,预分频器位ð
1
位D
1
控制字1时
扩展的频率
外部显示振荡器。
当此位为逻辑低电平时,
外接显示器振荡器
直接设置内屏
时钟速率。当此位是
逻辑高电平时,外部振荡器
由八除以该比例
频率,然后将内部
显示时钟速率。它采用512
在显示时钟的周期(或8个
的x 512 = 4096个循环
同除以外部时钟
8预分频)彻底
刷新一次显示。运用
预分频器位允许
设计师使用较高的外部
无需振荡器频率
额外的电路。
这一点已经在没有影响
内屏振荡器
频率。
ð位
2
-D
6
这些位必须始终亲
编程为逻辑低电平。
级联芯片
图3显示了两个芯片是如何
内连接
HCMS - 29XX显示。第一IC
控制的四个最左
字符和所述第二集成电路
控制四个最右边的
字符。点寄存器
串联连接,以形成一个
320位点的移位寄存器。该
像素0的位置,也没有
改变了。然而,点移位
寄存器位0 IC2的变位
在320位点移位的160
注册。
这两个控制寄存器
集成电路是相互独立的
等。这意味着,为了调整
显示器的亮度相同
控制字必须输入
到这两个芯片,除非控制
寄存器被设置为同步
模式。
较长的字符串系统
可以通过级联多建
PLE显示在一起。这是
通过创建一个5实现
行总线。该总线由行政长官,
RS , BL ,复位和CLK 。该
显示引脚连接到
相应的总线。
因此,所有的CE引脚连接
到CE总线线路。同样,公交车
对于RS的线条, BL ,复位和CLK
被创建。那么D
IN
is
连接到最右侧的
显示。 ð
OUT
从这个显示器
被连接到一个显示。
最左边的显示器接收其
D
IN
从D
OUT
在显示的
其右侧。 ð
OUT
最左边的显示不被使用。
每个显示器可被设置为使用
它的内部振荡器,或者
显示器可以通过同步
建立一个显示为
主人和其他人作为奴隶。
奴隶被设置为接收
从他们的振荡器输入
硕士振荡器的输出。
11