欢迎访问ic37.com |
会员登录 免费注册
发布采购

AZ100LVE111 参数 Datasheet PDF下载

AZ100LVE111图片预览
型号: AZ100LVE111
PDF下载: 下载PDF文件 查看货源
内容描述: ECL / PECL 1 : 9差分时钟驱动器 [ECL/PECL 1:9 Differential Clock Driver]
分类和应用: 时钟驱动器
文件页数/大小: 6 页 / 85 K
品牌: AZM [ ARIZONA MICROTEK, INC ]
 浏览型号AZ100LVE111的Datasheet PDF文件第2页浏览型号AZ100LVE111的Datasheet PDF文件第3页浏览型号AZ100LVE111的Datasheet PDF文件第4页浏览型号AZ100LVE111的Datasheet PDF文件第5页浏览型号AZ100LVE111的Datasheet PDF文件第6页  
亚利桑那州晶公司
AZ10LVE111
AZ100LVE111
ECL / PECL 1 : 9差分时钟驱动器
特点
包装可用性
3.0V工作范围为5.5V
低偏移
保证歪斜规格
差异化设计
V
BB
产量
75KΩ内部下拉电阻
直接替代ON
半导体MC100LVE111
PLCC 28
产品型号
AZ10LVE111FN
AZ100LVE111FN
AZ100LVE111FN
+
记号
AZ10
LVE111
<date code>
AZ100
LVE111
<date code>
AZ100+
LVE111
<date code>
笔记
1,2
PLCC 28
PLCC 28 RoHS指令
符合/铅
(以Pb计)免费
1
2
1,2
1,2
描述
添加R2在零件编号最后的13英寸( 750份)磁带&卷轴。
日期代码格式为:“ YY ”的一年,其次是“ WW ”的一周。
在AZ10 / 100LVE111是一个低偏移1至9差分驱动器,设计时考虑到时钟分配。该
IN信号扇出九个相同的差分输出。
该AZ100LVE111提供了一个V
BB
输出为单端使用或用于AC耦合的DC偏置参考
装置。对于单端输入应用中, V
BB
参考应该被连接到的IN / IN一侧
¯¯
差分输入对。然后输入信号被馈送到其他输入/ IN输入。当使用时,在V
BB
引脚应
¯¯
通过绕过一个0.01μF的电容到地。
该设备是专门设计,建模和低偏移的主要目标产生的。优化设计及
布局有助于最小化内装置的栅 - 栅倾斜,以及经验模型被用于确定过程
控制限额,以确保一致吨
pd
分布在大量到很多。最终的结果是可靠的,有保证的低
歪斜的设备。
以确保紧密歪斜规格被满足时,差分输出的两侧必须终止成
50Ω ,即使只有一个侧面被使用。在大多数应用中的所有9个差分对将被使用,因此
终止。在数量小于9对被使用的情况下,有必要在终止至少输出对
同样的包边(即共享相同的V
CCO
),为一对(多个)被用于在该侧,以便保持
最低歪斜。如果不这样做将导致传播延迟的小的退化( 10-20ps的量级)
输出(多个)被使用,尽管不是灾难性到大多数设计中,将意味着歪斜裕度的损失。
注:规格在ECL / PECL表是有效的,当热平衡建立。
1630 S. STAPLEY DR 。 , SUITE 127
亚利桑那州Mesa 85204
美国
(480) 962-5881
传真( 480 ) 890-2541
www.azmicrotek.com