欢迎访问ic37.com |
会员登录 免费注册
发布采购

AZ100LVE210FN 参数 Datasheet PDF下载

AZ100LVE210FN图片预览
型号: AZ100LVE210FN
PDF下载: 下载PDF文件 查看货源
内容描述: ECL / PECL 1 : 4 , 1 : 5差分时钟驱动器 [ECL/PECL 1:4, 1:5 Differential Clock Driver]
分类和应用: 时钟驱动器
文件页数/大小: 5 页 / 72 K
品牌: AZM [ ARIZONA MICROTEK, INC ]
 浏览型号AZ100LVE210FN的Datasheet PDF文件第2页浏览型号AZ100LVE210FN的Datasheet PDF文件第3页浏览型号AZ100LVE210FN的Datasheet PDF文件第4页浏览型号AZ100LVE210FN的Datasheet PDF文件第5页  
亚利桑那州晶公司
AZ100LVE210
ECL / PECL 1 : 4 , 1 : 5差分时钟驱动器
特点
包装可用性
3.0V工作范围为5.5V
产品型号
记号
笔记
低偏移
AZM100LVE210
保证歪斜规格
PLCC 28
AZ100LVE210FN
1,2
<date code>
差异化设计
1
添加R2在零件编号最后的13英寸( 2.5K部分)磁带&卷轴。
V
BB
产量
2
日期代码格式为:“ YY ”的一年,其次是“ WW ”的一周。
75KΩ内部输入下拉电阻
直接替代安森美半导体
MC100LVE210 & MC100E210
描述
该AZ100LVE210是一个低偏移1 : 4,1 : 5扇出缓冲器设计时考虑到时钟分配。该装置
具有全差分时钟路径,以最大限度地减小了设备和系统偏差。该AZ100LVE210提供了两个
选择的时钟输入,以使多余的或测试时钟被合并到系统时钟树。
该AZ100LVE210提供了一个V
BB
输出为单端使用或用于AC耦合的DC偏置参考
装置。对于单端输入应用中, V
BB
参考应该被连接到所述CLKA / CLKB的一侧
差分输入对。然后输入信号被馈送到其他CLKA / CLKB输入。在V
BB
应仅被用作
偏置的汇/源的能力是有限的。当使用时,在V
BB
引脚应通过绕过一个0.01μF到地
电容。
差分输出的两侧必须终止成50Ω ,以确保紧密歪斜规范是
满足时,即使只有一个侧面被使用。在大多数应用中的所有8个差分对将被使用,因此
终止。在少于八个成对使用时,在相同的封装侧的所有输出对的情况下(共享
同样的V
CCO
),为所使用的对应终止维持最低限度的倾斜。如果不这样做将导致
所使用的输出的传播延迟( 10-20ps的量级)的小退化;而不是
灾难性到大多数设计中,这将导致增加歪斜。
注:产品规格的ECL / PECL表中是有效的,当热平衡建立。
1630 S. STAPLEY DR 。 , SUITE 127
亚利桑那州Mesa 85204
美国
(480) 962-5881
传真( 480 ) 890-2541
www.azmicrotek.com