亚利桑那州晶公司
AZP81
PECL / ECL基于过滤器的乘数&限幅放大器,可选择启用
特点
•
•
•
•
•
高带宽的1 + GHz的
3.0V至5.5V单电源供电
可选启用极性
设计用于过滤器来选择奇或
偶次谐波
S参数( .s1p和.s2p )文件
可在亚利桑那州晶网站
包装可用性
包
MLP 16 ( 3×3 )绿色/
符合RoHS /
铅(Pb )免费
1
2
产品型号
AZP81LG
记号
AZMG
P81
<date code>
笔记
1,2
添加R1在零件编号最后为7英寸( 1K件) , R2为13英寸
( 2.5K部分)磁带&卷轴。
日期代码格式为:“ Y”的一年,其次是“ WW ”的一周。
描述
该AZP81是一家专门乘数芯片设计为与外部过滤器中使用。它提供三种不同的
获得路径。低增益路径用于与一个谐振器中,通常是晶体( D / P与Q ) 。具有中间增益路径
¯ ¯
快速输出的边缘提供了一个过滤器(D / D ,以FLTRDR / FLTRDR高增益限幅放大器( AMPIN到Q
HG
/Q
HG
)
¯
¯¯¯¯¯¯¯¯).
¯
一个可选的实现提供了行业标准的10万PECL / ECL输出。
当Q
HG
/Q
HG
被禁用时, AZP81的振荡回路继续工作。请参阅以下真值表启用
¯
功能。它也提供了一个V
BB
从D / P与V 470Ω内部偏置电阻
BB
和AMPIN到V
BB
。在V
BB
针
¯
¯
可以支持1.5毫安汇/源出电流。绕过V
BB
和D至地,为0.01〜0.1
μF
电容是
推荐使用。
输出Q具有一个片上4毫安下拉电流源,而输出FLTRDR具有一个片上8毫安下拉
¯
电流源。外部电阻到V
EE
也可以被用于增加下拉电流的最大值25毫安每个。
启用真值表
EN - SEL EN ( PECL / CMOS )
Q
HG
NC
低
低
NC
高开或常闭
数据
低开或常闭
数据
V
EE
*
高
低
V
EE
*
*连接到V
EE
必须小于1Ω 。
引脚说明
针
D/D
¯
Q
¯
AMPIN
FLTRDR / FLTRDR
¯¯¯¯¯¯¯¯
Q
HG
/Q
HG
¯
V
BB
EN
EN -SEL
功能
从谐振器输入
输出到谐振器
从滤波器的输入
输出过滤器
输出瓦特/高增益
参考文献。电压输出
使能输入
选择启用逻辑
AMPIN
限幅放大器
Q
HG
¯
高
数据
数据
高
V
BB
D
D
Q
FLTRDR
470Ω
FLTRDR
8mA
4mA
470Ω
Q
HG
Q
HG
EN
V
EE
EN -SEL
1630 S. STAPLEY DR 。 , SUITE 127
•
亚利桑那州Mesa 85204
•
美国
•
(480) 962-5881
•
传真( 623 ) 505-2414
www.azmicrotek.com