欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADS830E 参数 Datasheet PDF下载

ADS830E图片预览
型号: ADS830E
PDF下载: 下载PDF文件 查看货源
内容描述: 8位, 60MHz的采样模拟数字转换器 [8-Bit, 60MHz Sampling ANALOG-TO-DIGITAL CONVERTER]
分类和应用: 转换器模数转换器光电二极管
文件页数/大小: 11 页 / 179 K
品牌: BURR-BROWN [ BURR-BROWN CORPORATION ]
 浏览型号ADS830E的Datasheet PDF文件第3页浏览型号ADS830E的Datasheet PDF文件第4页浏览型号ADS830E的Datasheet PDF文件第5页浏览型号ADS830E的Datasheet PDF文件第6页浏览型号ADS830E的Datasheet PDF文件第8页浏览型号ADS830E的Datasheet PDF文件第9页浏览型号ADS830E的Datasheet PDF文件第10页浏览型号ADS830E的Datasheet PDF文件第11页  
应用信息
工作原理
的ADS830是一个高速的CMOS模拟 - 数转换
器,它们采用流水线转换器架构
包括6个内部阶段。每个阶段饲料的数据转换成
数字误差校正逻辑,确保优良的differen-
TiAl基的线性度和无失码的8位水平。该
输出数据变成在时钟上升沿有效(见
时序图) 。流水线架构在一个数据
的4个时钟周期的延迟。
该ADS830的模拟输入是差分采样和
持,参见图1的差分拓扑随着
紧密匹配的电容器产生的交流的高水平perfor-
曼斯而在非常高的采样率。
的ADS830允许被驱动的模拟输入任
单端或差分。对于典型的配置
的ADS830是用于单端模式,其中输入
跟踪和保持执行单端至差分CON-
版本的模拟输入信号的。
两个输入端(IN , IN)需要使用的COM外部偏置
共模电压通常在中间电源电平
(+V
S
/2).
下面的应用程序的讨论集中在单
端的配置。通常情况下,它的实现更容易
达到和超过规定的ADS830的
其特征在于使用操作的单端模式。
驱动模拟输入
该ADS830实现了卓越的AC性能,无论是在
操作的单端或差分模式。选择
为最佳的接口配置将依赖于
个别的应用需求和系统结构。
例如,通信应用通常处理
频率的频带不包括直流,而在
成像应用中,预先还原的DC电平必须
保持正确地向上到A / D转换器。功能上
如输入范围选择( RSEL引脚)或在ADS830
选项​​为外部参考提供所需的使用灵活
性,以适应宽范围的应用。在任何
情况下, ADS830应当被构造成使得所述应用程序
同时观察净空阳离子目标的实现
驱动放大器,以产生要求的
最佳的整体性能。
输入CON连接gurations
交流耦合,单电源接口
图2示出了典型电路的AC耦合的模拟
该ADS830的输入配置,所有组件
从单一+ 5V电源供电。
与RSEL引脚接高电平时,满量程输入
范围设定为2VP-页。在此配置中,顶部和
底部引用( REFT , REFB )提供输出电压
的+ 3.0V和+ 2.0V分别。两个电阻器(2× 1kΩ的)
用于创建一个共模电压(V
CM
)的AP-
近因驱动扩增的+ 2.5V偏置输入
费里。在+ 5V单电源采用OPA681 ,其理想
共模点为+ 2.5V 。这恰逢
推荐的共模输入电平为ADS830
因此,无须对之间的耦合电容器
放大器和转换器。即使OPA681具有
交流增益的2 ,直流增益为只有1由于阻挡
在电容电阻R
G
.
增加了一个小的串联电阻(R
S
)之间的
该运算放大器和ADS830的输入的输出将是
有利于在几乎所有的接口配置。这将
脱夫妇从容性负载的运算放大器的输出和
避免增益峰值,这可能会导致噪音增加。为
最好的杂散和失真性能,电阻值
应保持低于75Ω 。串联电阻的组合
灰与47pF的电容器建立了一个无源低通
过滤器,限制了带宽的宽带噪声从而
有助于改善SNR性能。
交流耦合,双电源接口
在图3中的电路显示了典型的连接
供的情况下,模拟输入所选择的放大器工作
在双电源供电。这可能是必要的,以充分
利用非常低的失真运算放大器,
如OPA642 。的优点在于,所述驱动
放大器可以用一个接地参考的双极运行
信号摆幅。这将保持失真性能,在其
由于信号范围最低停留在线性区域内
运算放大器和足够的余量的电源轨,可
来维持。通过容性耦合的单端
信号到ADS830的输入端,其共模再
quirements可以轻松满足两个阻的
顶部和底部参考之间连接的。
运算放大器
BIAS
φ1
V
CM
φ1
C
H
C
I
IN
IN
φ1
φ1
φ2
C
I
C
H
φ1
输入时钟( 50%)的
运算放大器
BIAS
内部非重叠时钟
φ1
φ2
φ1
V
CM
φ1
φ1
φ2
OUT
OUT
φ2
输入轨迹图1.简化电路并与
时序图。
®
7
ADS830