欢迎访问ic37.com |
会员登录 免费注册
发布采购

DAC7731EB 参数 Datasheet PDF下载

DAC7731EB图片预览
型号: DAC7731EB
PDF下载: 下载PDF文件 查看货源
内容描述: 16位,电压输出,串行输入数位类比转换器 [16-Bit, Voltage Output, Serial Input DIGITAL-TO-ANALOG CONVERTER]
分类和应用: 转换器
文件页数/大小: 19 页 / 359 K
品牌: BURR-BROWN [ BURR-BROWN CORPORATION ]
 浏览型号DAC7731EB的Datasheet PDF文件第1页浏览型号DAC7731EB的Datasheet PDF文件第2页浏览型号DAC7731EB的Datasheet PDF文件第3页浏览型号DAC7731EB的Datasheet PDF文件第5页浏览型号DAC7731EB的Datasheet PDF文件第6页浏览型号DAC7731EB的Datasheet PDF文件第7页浏览型号DAC7731EB的Datasheet PDF文件第8页浏览型号DAC7731EB的Datasheet PDF文件第9页  
时序特性
V
CC
= +15V, V
SS
= –15V, V
DD
= 5V ; ř
L
= 2kΩ的到AGND ; ç
L
= 200pF的到AGND ;所有规格-40 ° C至+ 85°C ,除非另有说明。
DAC7731
参数
t
WH
t
WL
t
SDI
t
HDI
t
SCS
t
HSC
t
DDO
t
HDO
t
DDOZ
t
WCSH
t
WLDL
t
WLDH
t
SLD
t
DLD
t
SCLK
t
SR的
t
HRS
t
WRL
t
S
描述
SCLK高电平时间
SCLK低电平时间
建立时间,数据的有效SCLK上升沿之前
SCLK上升沿后的有效数据:保持时间
建立时间: CS下降沿之前先SCLK上升沿
经过16个上升沿CS SCLK上升沿:保持时间
延迟时间: CS下降沿到数据输出有效,C
L
= 20pF的SDO上
保持时间:数据在SCLK的上升沿,C出有效
L
20pF的SDO上
延迟时间: CS上升沿到SDO =高阻抗
CS高电平时间
LDAC低电平时间
LDAC的时候了
建立时间: 16日瑞星LDAC SCLK上升沿之前
延迟时间: LDAC上升沿到下一个第一SCLK上升沿
传输周期。
建立时间: SCLK下降沿之后的16 CS前高
SCLK上升沿
建立时间: RSTSEL有效RST前低
保持时间: RST高后RSTSEL有效
RST低电平时间
DAC V
OUT
建立时间
25
25
5
20
15
0
50
50
70
50
20
20
15
15
5
0
20
30
5
典型值
最大
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
µs
接口时序
t
SCS
CS
t
WH
SCLK
t
SDI
SDI
t
DDO
t
HDO
SDO
A15
A14
A13
B15
1
2
t
HDI
B14
B13
t
WL
16
t
SCLK
t
HCS
t
WCSH
B0
C15
C14
C13
C12
字B
t
DDOZ
A0
t
DLD
Word中
t
WLDL
t
WLDH
t
SLD
t
S
B15
字C
B14
B13
B12
字B
LDAC
V
OUT
±0.003%
FSR的
误差带
复位时序
t
SR的
RSTSEL
t
HRS
RST
+ FS
V
OUT
( RSTSEL = LOW )
· FS
+ FS
V
OUT
( RSTSEL =高)
· FS
中等规模
t
WRL
t
S
最小刻度
4
DAC7731
www.ti.com
SBAS249