ADVANCE
数据表
引脚配置
CM_EXTBC_0
CM_EXTBC_1
QFN-40
SLP_N
OVDD
OVDD
D_9
D_8
D_7
D_6
D_5
CDK1308
超低功耗, 20/40/ 65 / 80MSPS , 10位ADC
40
39
38
37
36
35
34
33
32
DVSS
CM_eXt
AVDD
AVDD
IP
IN
AVDD
DVDDCLK
CLKP
CLKN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
31
30
29
28
D_4
D_3
D_2
clk_ext
OVDD
OVDD
ORNG
D_1
D_0
NC
CDK1308
QFN-40
27
26
25
24
23
22
21
DFrMt
oe_n
OVDD
OVDD
NC
DVDD
引脚分配
PIN号
0
1, 11, 16
2
3, 4, 7
5, 6
8
9
10
12
13
14
15
17, 18, 25,
26, 36, 37
19
20
21
22
引脚名称
VSS
DVDD
CM_eXt
AVDD
IP ,在
DVDDCLK
CLKP
CLKN
CLK_EXT_EN
DFrMt
PD_N
oe_n
OVDD
NC
NC
NC
D_0
输出数据
描述
接地连接所有电源域。裸露焊盘
数字和I / O形圈的预驱动器电源电压,1.8V
共模电压输出
模拟电源电压,1.8V
模拟量输入(非反相,反相)
时钟电路的供电电压,1.8V
时钟输入,非反相(格式: LVDS , LVPECL , CMOS / TTL ,正弦波)
时钟输入端,反相。对于CMOS输入的CLKP , CLKN连接到地
CLK_EXT信号使能时低(零)。三态时高。
数据格式选择。 0 :偏移二进制, 1 :2的补
全芯片掉电模式时低。所有数字输出复位到零。经过芯片上电
使用Active模式复位芯片之前,请务必申请掉电模式。
输出使能。三态时高
I / O环后驱动器电源电压。电压范围为1.7至3.6V
CLK_EXT_EN
DVDD
PD_N
NC
修订版0.1
© 2008 CADEKA微电路有限责任公司
www.cadeka.com
2