欢迎访问ic37.com |
会员登录 免费注册
发布采购

CDK2307BILP64X 参数 Datasheet PDF下载

CDK2307BILP64X图片预览
型号: CDK2307BILP64X
PDF下载: 下载PDF文件 查看货源
内容描述: 双通道, 20/40/ 65 / 80MSPS , 12月13日位模拟数字转换器 [Dual, 20/40/65/80MSPS, 12/13-bit Analog-to-Digital Converters]
分类和应用: 转换器
文件页数/大小: 16 页 / 1142 K
品牌: CADEKA [ CADEKA MICROCIRCUITS LLC. ]
 浏览型号CDK2307BILP64X的Datasheet PDF文件第1页浏览型号CDK2307BILP64X的Datasheet PDF文件第2页浏览型号CDK2307BILP64X的Datasheet PDF文件第4页浏览型号CDK2307BILP64X的Datasheet PDF文件第5页浏览型号CDK2307BILP64X的Datasheet PDF文件第6页浏览型号CDK2307BILP64X的Datasheet PDF文件第7页浏览型号CDK2307BILP64X的Datasheet PDF文件第8页浏览型号CDK2307BILP64X的Datasheet PDF文件第9页  
数据表
引脚分配
(续)
PIN号
19
20
21
22
24, 41, 58
25, 40, 57
26
27
28
29
30
31
32
33
34
35
36
37
38
39
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
59
60, 61
引脚名称
CLK_EXT_EN
DFrMt
PD_N
OE_N_1
OVDD
OVSS
D1_0
D1_1
D1_2
D1_3
D1_4
D1_5
D1_6
D1_7
D1_8
D1_9
D1_10
D1_11
D1_12
ORNG_1
clk_ext
D0_0
D0_1
D0_2
D0_3
D0_4
D0_5
D0_6
D0_7
D0_8
D0_9
D0_10
D0_11
D0_12
ORNG_0
OE_N_0
CM_EXTBC_1,
CM_EXTBC_0
SLP_N_1,
SLP_N_0
描述
CLK_EXT信号使能时低(零)。三态时高。
数据格式选择。 0 :偏移二进制, 1 :2的补
CDK2307
双通道, 20/40/ 65 / 80MSPS , 12月13日位模拟数字转换器
全芯片掉电模式时低。所有数字输出复位到零。经过芯片上电,
使用Active模式复位芯片之前,请务必申请掉电模式。
输出使能通道0三态时高。
I / O环后驱动器电源电压。电压范围为1.7V至3.6V 。
地面的I / O环
输出数据通道1 ( LSB , 13位输出或1V
pp
满量程)
输出数据信道1 (低位12位输出2V
pp
满量程)
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1
输出数据通道1 ( MSB为1V
pp
满量程范围,请参阅参考电压部分)
输出数据通道1 ( MSB为2V
pp
满量程)
超出范围的标志通道1,高的时候输入信号超出范围
输出时钟信号进行数据同步。 CMOS电平。
输出数据通道0 ( LSB , 13位输出或1Vpp典型满量程)
输出数据通道0 ( LSB , 12位输出2vpp满量程)
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0
输出数据通道0 ( MSB为1V
pp
满量程范围,请参阅参考电压部分)
输出数据通道0 ( MSB为2V
pp
满量程)
超出范围标志,通道0时,输入信号超出范围。
输出使能通道0三态时低。
偏压控制位缓冲器驱动销CM_eXt
00 :关闭
10 : 50uA的
10 :电流降至500uA
11 : 1毫安
睡眠模式
00 :睡眠模式
10 :通道1活跃
01 :通道0活跃
11 :两个通道激活
转2A
62, 63
©2009 CADEKA微电路有限责任公司
www.cadeka.com
3