欢迎访问ic37.com |
会员登录 免费注册
发布采购

CS5550-ISZ 参数 Datasheet PDF下载

CS5550-ISZ图片预览
型号: CS5550-ISZ
PDF下载: 下载PDF文件 查看货源
内容描述: 双通道,低成本A / D转换器 [Two-channel, Low-cost A/D Converter]
分类和应用: 转换器
文件页数/大小: 24 页 / 216 K
品牌: CIRRUS [ CIRRUS LOGIC ]
 浏览型号CS5550-ISZ的Datasheet PDF文件第16页浏览型号CS5550-ISZ的Datasheet PDF文件第17页浏览型号CS5550-ISZ的Datasheet PDF文件第18页浏览型号CS5550-ISZ的Datasheet PDF文件第19页浏览型号CS5550-ISZ的Datasheet PDF文件第21页浏览型号CS5550-ISZ的Datasheet PDF文件第22页浏览型号CS5550-ISZ的Datasheet PDF文件第23页浏览型号CS5550-ISZ的Datasheet PDF文件第24页  
CS5550
5.寄存器描述
1. “默认** ” = >位的状态在上电或复位
2.任何未标示位被保留。写这些位之一,当零,一定要使用。
5.1配置寄存器
地址:0
23
15
7
22
14
6
2HPF
21
13
5
1HPF
20
12
IMODE
4
ICPU
19
11
IINV
3
K3
18
10
2
K2
17
9
1
K1
16
收益
8
0
K0
默认** = 0x000001
收益
设置AIN1 PGA的增益
0 =增益为10
1 =增益为50
[ IMODE IINV ]软件中断配置位。选择一个中断指示所需的引脚行为。
00 =低有效电平(缺省值)
01 =有效高电平
10 =下降沿( INT通常高)
11 =上升沿( INT通常较低)
1HPF
控制使用的AIN1通道的高通滤波器。
0 =禁用HPF
1 = HPF启用
控制使用的AIN2通道的高通滤波器。
0 =禁用HPF
1 = HPF启用
反转CPUCLK时钟。为了减少噪声的存在的电平,当模拟信号
进行采样,通过CPUCLK驱动的逻辑不应该将样品边缘时被激活。
0 =正常运行(默认)
1 =减少噪音,当CPUCLK驱动上升沿逻辑
时钟分频器。用于分割的MCLK的值A 4位二进制数,以产生内部
时钟DCLK 。内部时钟频率是DCLK = MCLK / K 。 K值范围BE-
吐温1和16。注意, “0000”的值将设置K至16(不为零)。
2HPF
ICPU
K[3:0]
20
DS630F1