欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B992-5JC 参数 Datasheet PDF下载

CY7B992-5JC图片预览
型号: CY7B992-5JC
PDF下载: 下载PDF文件 查看货源
内容描述: 可编程偏移时钟缓冲器 [Programmable Skew Clock Buffer]
分类和应用: 时钟驱动器逻辑集成电路
文件页数/大小: 15 页 / 290 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B992-5JC的Datasheet PDF文件第6页浏览型号CY7B992-5JC的Datasheet PDF文件第7页浏览型号CY7B992-5JC的Datasheet PDF文件第8页浏览型号CY7B992-5JC的Datasheet PDF文件第9页浏览型号CY7B992-5JC的Datasheet PDF文件第11页浏览型号CY7B992-5JC的Datasheet PDF文件第12页浏览型号CY7B992-5JC的Datasheet PDF文件第13页浏览型号CY7B992-5JC的Datasheet PDF文件第14页  
CY7B991
CY7B992
经营模式说明
REF
L1
系统
时钟
FB
REF
FS
4F0
4F1
3F0
3F1
2F0
2F1
1F0
1F1
TEST
长度L 1 = L 2 = L 3 = L 4
Z
0
7B991–9
负载
Z
0
负载
4Q0
4Q1
3Q0
3Q1
2Q0
2Q1
1Q0
1Q1
L3
Z
0
L4
负载
L2
Z
0
负载
图2.零偏移和/或零延迟时钟驱动器
图2
显示了PSCB配置为零点偏移时钟
缓冲区。在这种模式下, 7B991 / 992可用作基础
对于低偏移时钟分布树。当所有的函数的
选择输入( XF0 , XF1 )保持打开状态,输出对齐
也可在各驱动器端接的传输线,以一家独立
下垂的负载。 FB输入可连接到任何输出本
REF
Z
0
构和工作频率范围内选择
与FS管脚。低歪斜说明书中,再加上
驾驶能力端接传输线(带阻抗
低至50欧),可实现高效的印刷电路板DE-
签收。
负载
L1
时钟
FB
REF
FS
4F0
4F1
3F0
3F1
2F0
2F1
1F0
1F1
TEST
负载
4Q0
4Q1
3Q0
3Q1
2Q0
2Q1
1Q0
1Q1
长度L 1 = L 2
L3 < L2 x 6英寸
L4 > L2 x 6英寸
L3
Z
0
L4
Z
0
7B991–10
L2
Z
0
负载
负载
图3.可编程偏移时钟驱动器
科幻gure 3
显示配置均衡之间二甲双胍歪斜
人跟踪不同的长度。除了与低偏移
输出, PSCB可以被编程为错开定时
它的输出。四组输出对的每个可
编程为不同的输出时序。时间偏移可
调整在宽范围内与了合小增量
功能选择引脚priate捆扎。在该结构中
该4Q0输出被反馈到FB和配置用于零偏移。
其他3对输出被编程,以产生昼夜温差
同的歪斜相对于反馈。通过推进时钟
信号在较长的痕迹或延迟的时钟信号
较短的痕迹,所有负载可以在接收时钟脉冲
同一时间。
文件编号: 38-07138牧师**
在该图示中的FB输入端连接到同一个输出
0 -NS歪斜( XF1 , XF0 = MID )中选择。内部PLL同步
chronizes的FB和REF输入和赞同他们的上升沿
以确保所有的输出有精确的相位校准。
时钟时滞可以通过提前
±6
时间单位(T
U
使用时)
选择零歪斜作为反馈的输出。更广泛的
延迟是可能的,如果连接至FB输出也歪斜。
由于“零倾斜” , + T
U
和??吨
U
定义相对于输出
基,和由于PLL对齐REF和FB的上升沿
有可能通过适当地选择来创建更宽的输出歪斜
XFN投入。例如10吨
U
REF和3Qx之间可
通过连接1Q0到FB和设置1F0 = 1F1实现= GND ,
第10页15