CY7C1347G
4兆位( 128K ×36 )流水线同步SRAM
特点
•
•
•
•
•
•
•
•
•
•
完全注册的输入和输出的流水线操作
128K ×36通用IO架构
3.3V内核电源(V
DD
)
2.5V / 3.3V的I / O电源(V
DDQ
)
快时钟到输出时间
- 2.6纳秒( 250 - MHz器件)
用户可选的突发计数器支持Intel
®
奔腾
®
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
提供无铅100引脚TQFP无铅和无
无铅119球BGA封装, 165球FBGA
包
“ ZZ ”睡眠模式选项和停止时钟选项
可在工业和商业温度范围
功能说明
该CY7C1347G是3.3V , 128K ×36的同步流水线
SRAM设计,支持零等待状态的二级缓存
以最小的胶合逻辑。 CY7C1347G IO引脚可以工作
无论是2.5V或3.3V的水平;在IO引脚3.3V宽容
当V
DDQ
= 2.5V 。所有同步输入通过输入
寄存器由时钟的上升沿来控制。所有数据
输出通过由上升控制的输出寄存器
在时钟的边缘。从时钟的上升最高访问延迟
2.6纳秒( 250 MHz器件) 。 CY7C1347G既支持了
所采用的英特尔奔腾交错突发序列
处理器或使用的处理器,例如一个线性脉冲串顺序
因为在PowerPC
®
。色同步信号序列是通过所选择的
MODE引脚。访问可通过发出启动任
从处理器( ADSP )或地址选通地址选通
从控制器( ADSC )在时钟的上升。地址进展
通过脉冲串序列由ADV输入控制。一
2比特的片环绕突发计数器捕捉到的第
在一阵顺序寻址和自动递增
解决了的突发访问的其余部分。
字节写操作均合格的四个字节写入
选择( BW
[A :D ]
)输入。全局写使能( GW )覆盖
所有写字节输入和写入数据到所有的四个字节。所有的写操作
带有片上同步自定时写的进行
电路。
三个同步片选( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了提供适当的
在深度扩展的数据, OE是在第一屏蔽
从取消选择状态,当出现一个读周期的时钟。
•
•
选购指南
250兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
2.6
325
40
200兆赫
2.8
265
40
166兆赫
3.5
240
40
133兆赫
4.0
225
40
单位
ns
mA
mA
记
1.为了达到最佳实践建议,请参考赛普拉斯应用笔记
赛普拉斯半导体公司
文件编号: 38-05516牧师* E
•
198冠军苑
•
圣荷西
,
CA 95134-1709
•
408-943-2600
修订后的2007年5月22日