欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C4265-15AC 参数 Datasheet PDF下载

CY7C4265-15AC图片预览
型号: CY7C4265-15AC
PDF下载: 下载PDF文件 查看货源
内容描述: 8K / 16K ×18深同步FIFO的 [8K/16K x 18 Deep Sync FIFOs]
分类和应用: 存储内存集成电路先进先出芯片时钟
文件页数/大小: 23 页 / 625 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C4265-15AC的Datasheet PDF文件第2页浏览型号CY7C4265-15AC的Datasheet PDF文件第3页浏览型号CY7C4265-15AC的Datasheet PDF文件第4页浏览型号CY7C4265-15AC的Datasheet PDF文件第5页浏览型号CY7C4265-15AC的Datasheet PDF文件第6页浏览型号CY7C4265-15AC的Datasheet PDF文件第7页浏览型号CY7C4265-15AC的Datasheet PDF文件第8页浏览型号CY7C4265-15AC的Datasheet PDF文件第9页  
CY7C4255 , CY7C4265 , CY7C4265A
8K / 16K ×18深同步FIFO的
特点
功能说明
该CY7C4255 / 65 / 65A是高速,低功耗,先入
先出( FIFO )存储器与时钟频率的读写接口。
都是18位宽,且引脚/功能兼容的
CY7C42X5同步FIFO的家庭。该CY7C4255 / 65 / 65A
可以级联,以增加FIFO深度。可编程
功能包括几乎全/近空标志。这些FIFO
对于各种各样的数据缓冲需求提供解决方案,包括
高速数据采集,多处理器接口和通信
阳离子缓冲。
这些FIFO具有18位输入和输出端口是
由单独的时钟和使能信号来控制。输入端口
由一个自由运行的时钟( WCLK )和写使能控制
销( WEN) 。当文被声明时,数据被写入到FIFO的
在WCLK信号的上升沿。虽然温保持有效,数据contin-
ually写入到每个循环的FIFO中。输出端口被控制
通过类似的方式自由运行的读时钟( RCLK )和读
使能引脚( REN) 。此外, CY7C4255 / 65 / 65A有一个输出
使能引脚( OE ) 。的读取和写入时钟可连接在一起
单时钟操作或两个时钟可以独立的运行
异步读/写应用程序。时钟频率高达
100兆赫是可以实现的。
重传和同步殆满/殆空标志
功能都可以在这些设备上。深度扩张
可以使用级联输入( WXI , RXI ) ,级联输出
( WXO , RXO ) ,并首先加载( FL )引脚。该WXO和RXO引脚
连接到WXI和下一个设备的RXI引脚,并且WXO
和最后一个设备的RXO引脚应连接到WXI和
RXI销的第一个设备的。所述第一设备的FL引脚连接到V
SS
和所有其余设备的FL引脚应连接到V
CC
.
D
0–17
输入
注册
高速,低功耗,先入先出( FIFO )存储器
8K ×18 ( CY7C4255 )
16K ×18 ( CY7C4265 / 4265A )
0.5微米CMOS工艺的优化速度和力量
高速100 MHz的操作( 10纳秒读取/写入周期时间)
低功耗 - 我
CC
= 45毫安
完全异步和同步读写
手术
空,满,半满,可编程几乎空
几乎满状态标志
TTL兼容
重传功能
输出使能( OE )引脚
独立的读写使能引脚
中心的电源和接地引脚,可降低噪音
支持自由运行50 %的占空比时钟输入
宽度和深度扩展能力
64引脚TQFP和64引脚STQFP
引脚兼容的密度升级到CY7C42X5家庭
引脚兼容的密度升级到IDT72205 / 15 /25 / 45分之35
无铅适用的货物
逻辑框图
WCLK
控制
节目
注册
内存
ARRAY
8K ×18
16K ×18
指针
逻辑
FF
EF
PAE
PAF
SMODE
指针
RS
RESET
逻辑
FL / RT
WXI
WXO / HF
RXI
RXO
扩张
逻辑
三态
输出寄存器
Q
0–17
OE
控制
RCLK
1. CY7C4265和CY7C4265A在功能上是相同的
赛普拉斯半导体公司
文件编号: 38-06004牧师* E
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2009年6月3日