欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C64713-100AXC 参数 Datasheet PDF下载

CY7C64713-100AXC图片预览
型号: CY7C64713-100AXC
PDF下载: 下载PDF文件 查看货源
内容描述: EZ- USB FX1 USB微控制器全速USB外设控制器 [EZ-USB FX1 USB Microcontroller Full Speed USB Peripheral Controller]
分类和应用: 微控制器和处理器外围集成电路可编程只读存储器电动程控只读存储器电可擦编程只读存储器时钟
文件页数/大小: 55 页 / 1714 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C64713-100AXC的Datasheet PDF文件第6页浏览型号CY7C64713-100AXC的Datasheet PDF文件第7页浏览型号CY7C64713-100AXC的Datasheet PDF文件第8页浏览型号CY7C64713-100AXC的Datasheet PDF文件第9页浏览型号CY7C64713-100AXC的Datasheet PDF文件第11页浏览型号CY7C64713-100AXC的Datasheet PDF文件第12页浏览型号CY7C64713-100AXC的Datasheet PDF文件第13页浏览型号CY7C64713-100AXC的Datasheet PDF文件第14页  
CY7C64713
主/从控制信号
在FX1端点FIFO都实现为8身体
完全不同的256x16 RAM块。 8051 / SIE可以切换任何的
两个域之间的RAM块:将USB ( SIE )域
和8051 I / O单元域。该切换完成
瞬间,给人之间基本上是零转换时间
“ USB FIFOS ”和“从FIFO中。 ”虽然他们的身体
相同的内存,没有字节之间的实际传输
缓冲区。
在任何时候,一些RAM块填或虚与USB数据
在SIE控制,而其他的RAM块可到
8051和I / O控制单元。该内存块作为一个
单端口中的USB域,端口和双端口8051的I / O
域。该块被配置为单人,双人,三人,或
四缓冲。
在I / O控制单元实现内部主(M
硕士)或外部主控端(S表示从)接口。
在主控(M )模式下, GPIF在内部控制
FIFOADR [1..0 ]选择一个FIFO 。在RDY引脚(两个在56
引脚封装,在100引脚和128引脚封装6 )使用
作为来自外部的FIFO或其他逻辑的标志输入如果需要的话。
在GPIF是从内部派生的时钟或运行
外部时钟( IFCLK ) ,在该传输数据的速率
高达96兆字节/秒( 48兆赫IFCLK与16位接口)。
在从机模式(S) ,在FX1接受内部派生
时钟或外部提供的时钟( IFCLK具有最大
48兆赫)和SLCS # , SLRD , SLWR , SLOE频率,
从外部逻辑PKTEND信号。当使用外部
IFCLK ,外部时钟必须切换到之前存在
外部时钟与IFCLKSRC位。每个端点可以
分别由一个被选中的字节或字操作
内部配置位,和一个从FIFO输出使能
信号SLOE使所选宽度的数据。外部逻辑
必须确保在输出使能信号无效时
写数据到从FIFO 。从接口还可以
异步运行,其中SLRD和SLWR信号
直接作为选通脉冲,而不是一个时钟限定符如在
同步模式。信号SLRD , SLWR , SLOE和
PKTEND由信号SLCS #选通。
GPIF和FIFO时钟速率
8051寄存器位选择两种频率为1
内部提供接口时钟: 30 MHz和48 MHz的。替代方案
本身,外部提供的5个时钟到48 MHz的馈送
该IFCLK引脚用作接口时钟。 IFCLK是
配置为充当一个输出时钟时GPIF和
FIFO的内部时钟。输出使能在该位
IFCONFIG寄存器原来这个时钟输出关闭,如果需要的话。
使用ifconfig寄存器中的另一个位反转IFCLK
信号是内部还是外部采购。
什么状态的准备输入(或多个输入)必须是前
程序。在GPIF向量进行编程来推动
FIFO中的下一个数据值,前进一个地址,等等。
在GPIF向量序列创建一个单独的波形
执行执行FX1之间的数据移动的
外部设备。
六个控制输出信号
在100和128引脚封装带出六个控制输出
引脚( CTL0 - CTL5 ) 。 8051计划的GPIF单元来定义
该CTL波形。 56引脚封装三
这些信号: CTL0 - CTL2 。 CTLX波形边缘
编程,每个时钟使过渡尽可能快地一次
(使用48 MHz时钟为20.8 ns ) 。
六个准备好信号
在100和128引脚封装带出六个准备输入
( RDY0 - RDY5 ) 。 8051计划的GPIF单元测试
RDY引脚的GPIF分支。 56引脚封装
2这些信号的, RDY0-1 。
九GPIF地址输出信号
九GPIF地址线都在100和128引脚可用
包: GPIFADR [ 8..0 ] 。在GPIF地址线允许
索引通过到RAM的512字节块。如果有更多的
需要地址线, I / O端口引脚使用。
长传输模式
在主控模式下, 8051相应地设置了GPIF传输
操作数寄存器( GPIFTCB3 , GPIFTCB2 , GPIFTCB1 ,或
GPIFTCB0 )长达2无人接送
32
交易。
GPIF会自动对数据流进行节流,以防止或下
溢出,直到要求交易的全部数量
完整的。 GPIF通过递减这些寄存器中的值
来表示该事务的当前状态。
ECC代
在EZ -USB FX1可以计算的ECC (纠错
码)上的数据通过其GPIF或从FIFO接口
面对。有两种ECC配置:两个ECC的,每
计算超过256个字节( SmartMedia卡™标准) ;一
ECC计算超过512个字节。
该ECC可以纠正任何一比特错误或检测任何两个位
错误。
若要使用ECC逻辑, GPIF或从FIFO接口
必须配置为字节宽的操作。
ECC的实现
这两种ECC配置选择了ECCM位:
0.0.0.1 ECCM = 0
两个3字节的ECC ,每个计算过的256字节数据块
数据。这种配置符合SmartMedia卡
标准。
写一个任意数值到ECCRESET ,再通过跨数据
GPIF或从FIFO接口。该纠错码的第256个字节
数据的计算和存储在ECC1 。该纠错码的下一个
256个字节被存储在ECC2 。之后的第二ECC是calcu-
迟来,在ECCx寄存器的值不会改变,直到
ECCRESET再次写入,即使更多的数据之后,又
吸收的敷料通过跨越接口。
GPIF
在GPIF是一个灵活的8位或16位并行接口,由驱动
用户可编程的有限状态机。它允许
CY7C64713执行本地总线主控,并能
实现多种协议,如ATA接口,
打印机并口,和乌托邦。
GPIF有六个可编程控制输出( CTL ) , 9
地址输出( GPIFADRx ) ,以及6个通用就绪
输入( RDY ) 。的数据总线宽度为8位或16位。每个GPIF
矢量定义的控制输出的状态,并判断
文件编号: 38-08039牧师* ˚F
第10页55