数据表
注册512MB DDR2 SDRAM DIMM
EBE51RD8ABFA
( 64M字
×
72位,1个等级)
描述
该EBE51RD8ABFA是一个64M的话
×
72位, 1级
DDR2 SDRAM模组,安装9个DDR2的
SDRAM在FBGA封( μBGA
)封装。阅读和
写入操作时,在交叉点进行
在CK和/ CK 。这种高速数据传输是
由4位预取流水线架构实现。
数据选通( DQS和/ DQS)既用于读取和写入
可用于高速和可靠的数据总线
设计。通过设置扩展模式寄存器中,芯片上的
延迟锁定环(DLL ),可以设置允许或禁止。
该模块提供了高密度安装,而不
采用表面贴装技术。
脱钩
电容器被安装在每个FBGA ( μBGA )旁的
模块板。
注意:不要推组件或降
为了模块,以避免机械故障,
这可能会导致电气缺陷。
特点
•
240针插座型双列直插式内存模块
( DIMM )
PCB高度: 30.0毫米
引线间距: 1.0毫米
LEAD -FREE
•
1.8V电源
•
数据传输速率: 533Mbps / 400Mbps的(最大)
•
1.8 V ( SSTL_18兼容)I / O
•
双倍数据速率的架构:每两次数据传输
时钟周期
•
双向数据选通( DQS和/ DQS )是
发送/与数据接收的,要使用的
在接收器采集数据
•
DQS是边沿与读取数据对齐的;中心
与写入的数据一致
•
差分时钟输入( CK和/ CK )
•
DLL对齐DQ和DQS转换与CK
TRANSITIONS
•
命令中输入的每个正CK边缘;数据
参考DQS的两个边缘
•
四大银行内部的并发操作
(组成)
•
数据掩码(DM)写入数据
•
突发长度: 4,8
•
/ CAS延迟(CL) : 3 ,4,5
•
自动预充电选项为每个突发访问
•
自动刷新和自刷新模式
•
7.8μs平均周期刷新间隔
•
通过可编程附加延迟中科院发布
更好的命令和数据总线效率
•
片外驱动器阻抗调整和在复模机
终止更好的信号质量
•
/ DQS可以用于单端数据选通被禁用
手术
•
1件PLL时钟驱动器, 1个寄存器驱动器
和1个串行EEPROM ( 2K位EEPROM ),用于
检测( PD )
一号文件E0402E40 (版本4.0 )
发布日期2004年7月(K )日本
网址: http://www.elpida.com
Elpida
内存方面,公司2003-2004年