EDJ1104BBSE , EDJ1108BBSE , EDJ1116BBSE
引脚配置( × 16配置)
/ xxx表示低电平有效的信号。
96球FBGA
1
2
3
7
8
9
A
VDDQ
DQU5 DQU7
DQU4
VDDQ
VSS
B
VSSQ
VDD
VSS
/ DQSU
DQU6 VSSQ
DQsu
DQU2
VDDQ
DQU0
VSSQ
DML
VDD
C
VDDQ
DQU3
DQU1
D
E
VDDQ VSSQ
DMU
EO
引脚名称
A0到A12 *
2
VSS
VSSQ
DQL0
VSSQ
VDDQ
F
VDDQ
DQL2
DQSL
DQL1
DQL3
VSSQ
VDD
VSS
VSSQ
G
VSSQ DQL6
/ DQSL
H
VREFDQ VDDQ
DQL4
DQL7 DQL5 VDDQ
CK
VSS
NC
CKE
J
NC
VSS
VDD
/ CS
/ RAS
K
ODT
NC
/ CAS
/ WE
/ CK
A10(AP)
VDD
ZQ
L
L
M
N
P
R
NC
VSS
BA0
A3
A5
BA2
A0
A2
NC
VREFCA
VSS
VDD
VDD
VSS
A12(/BC)
BA1
A1
A4
od
Pr
VSS
VDD
A7
A9
A11
A6
VDD
VSS
T
VSS
/ RESET
NC
NC
A8
( TOP VIEW )
功能
引脚名称
/ RESET *
VDD
功能
低电平有效的异步复位
电源电压为内部
电路
地址输入
A10 ( AP) :自动预充电
A12 ( / BC ) :突发印章
BANK SELECT
2
BA0至Ba2
DQU0到DQU7
DQL0到DQL7
DQSU , / DQSU
DQSL , / DQSL
/ CS *
2
2
数据输入/输出
VSS
地上的内部电路
电源电压为DQ电路
uc
地面DQ电路
参考电压DQ
差分数据选通信号
芯片选择
命令输入
时钟使能
差分时钟输入
写数据面膜
ODT控制
VDDQ
VSSQ
VREFDQ
VREFCA
ZQ
NC *
/ RAS , / CAS , /我们*
CKE *
2
参考电压
CK , / CK
DMU , DML
ODT *
2
参考引脚ZQ
校准
无连接
t
注: 1.不与内部芯片连接。
2.仅输入引脚(地址,命令, CKE , ODT和/ RESET )不提供端接。
数据表E1375E50 (版本5.0 )
4