欢迎访问ic37.com |
会员登录 免费注册
发布采购

HM5212805FTD-75 参数 Datasheet PDF下载

HM5212805FTD-75图片预览
型号: HM5212805FTD-75
PDF下载: 下载PDF文件 查看货源
内容描述: LVTTL 128M SDRAM接口的133 MHz / 100 MHz的2 Mword × 16位× 4银行/ 4 - Mword × 8位× 4银行PC / 133 , PC / 100 SDRAM [128M LVTTL interface SDRAM 133 MHz/100 MHz 2-Mword × 16-bit × 4-bank/4-Mword × 8-bit × 4-bank PC/133, PC/100 SDRAM]
分类和应用: 存储内存集成电路光电二极管动态存储器PC时钟
文件页数/大小: 62 页 / 554 K
品牌: ELPIDA [ ELPIDA MEMORY ]
 浏览型号HM5212805FTD-75的Datasheet PDF文件第2页浏览型号HM5212805FTD-75的Datasheet PDF文件第3页浏览型号HM5212805FTD-75的Datasheet PDF文件第4页浏览型号HM5212805FTD-75的Datasheet PDF文件第5页浏览型号HM5212805FTD-75的Datasheet PDF文件第6页浏览型号HM5212805FTD-75的Datasheet PDF文件第7页浏览型号HM5212805FTD-75的Datasheet PDF文件第8页浏览型号HM5212805FTD-75的Datasheet PDF文件第9页  
HM5212165FTD-75/A60/B60
HM5212805FTD-75/A60/B60
描述
该HM5212165F组织为2097152字128兆位SDRAM
×
16-bit
×
4银行。该HM5212805F是
128 - Mbit的S DRA M奥尔加的发布为4194304 -W ORD
×
8-bit
×
4 - BA NK 。所有输入和输出ARえれFE RRE D中
时钟输入的上升沿。它被封装在标准的54引脚塑料TSOP II 。
特点
3.3 V电源
时钟频率: 133兆赫/ 100兆赫(最大)
LVTTL接口
单脉冲
RAS
4银行可以同时独立运作
突发读/写操作和突发读/单写操作能力
可编程的突发长度: 1/2/ 4/8 /整版
爆序列的2个版本
顺序(BL = 1/2/ 4/8 /全页)
交错( BL = 1/2/4/8 )
可编程
CAS
潜伏期: 2/3
通过DQM字节控制: DQM ( HM5212805F )
: DQMU / DQML ( HM5212165F )
刷新周期: 4096刷新周期/ 64毫秒
尔必达内存公司是NEC公司与日立公司合资的DRAM公司
L
EO
LVTTL 128M SDRAM接口
的133 MHz / 100 MHz的
2-Mword
×
16-bit
×
4-bank/4-Mword
×
8-bit
×
4-bank
的PC / 133 ,PC / 100的SDRAM
E0179H10 (版本1.0 )
2001年7月16日
本产品成为了EOL于2005年6月。
Pr
od
uc
t