ESMT
DDR SDRAM
特点
JEDEC标准
内部流水线双数据速率的体系结构,在每个时钟周期2的数据访问
双向数据选通( DQS)
片上DLL
差分时钟输入( CLK和CLK )
DLL对齐DQ和DQS与CLK的过渡转型
四银行操作
CAS延迟: 2 ; 2.5 ; 3; 4
突发类型:顺序和交错
突发长度: 2 , 4 , 8
除了数据& DM进行采样的系统时钟的上升沿的所有输入(CLK)
我的数据在数据选通信号的两边/ O转换( DQS )
DQS是边沿对齐的数据进行读取;中心对齐与写入数据
数据屏蔽( DM)只写屏蔽
V
DD
= 2.375V ~ 2.625V, V
DDQ
= 2.375V ~ 2.625V
V
DD
= 2.5V ~ 2.7V, V
DDQ
= 2.5V 〜 2.7V [速度-3.6 ]
自动&自我刷新
32ms的刷新周期( 4K周期)
SSTL - 2 I / O接口
144Ball FBGA封装和100引脚LQFP封装
M13S128324A
1M ×32位×4银行
双倍数据速率SDRAM
订货信息:
产品编号
M13S128324A -3.6BG
M13S128324A -4BG
M13S128324A -5BG
M13S128324A -6BG
M13S128324A -4LG
M13S128324A -5LG
M13S128324A -6LG
最大频率
275MHz
250MHz
200MHz
166MHz
250MHz
200MHz
166MHz
VDD
2.6V
2.5V
2.5V
2.5V
2.5V
2.5V
2.5V
包
144球FBGA
144球FBGA
144球FBGA
144球FBGA
100引脚LQFP
100引脚LQFP
100引脚LQFP
评论
无铅
无铅
无铅
无铅
无铅
无铅
无铅
晶豪科科技有限公司
出版日期: 2009年7月
修订: 2.3
1/50