ST16C654/654D
符号说明
符号
68
针
100
64
信号
TYPE
引脚说明
个UART ( AD)被启用时, -CS引脚为逻辑0的
个人UART通道被选中的数据内容
地址位A3- A4。当选择了16模式( 68/100
引脚器件) ,此引脚用作-CSA ,请参阅下的定义
-CS -B。该引脚不提供64引脚封装这
仅工作在16模式。
-CS -B
-CS C-D
16,20
50,54
13,17
64,68
7,11
38,42
I
片选A, B,C , D(低电平有效) - 该功能
与16模式而已,对于个别信相关联的
内尔斯, ?? á ??通过?? ð 。 ??当16模式下,这些引脚使能
用户CPU和ST16C654对之间的数据传输
的信道(多个)处理。每个UART (A , B,
C,D)是通过提供一个逻辑0上的各个寻址
-CS A- D引脚。当选择了68模式,该函数
这些引脚被重新分配。 68模式功能是否变形
根据他们各自的名字/引脚标题划线。
控制状态就绪(低电平有效) - 该功能可
仅在100引脚QFP封装。 100引脚封装,
的FIFORDY登记内容时,该引脚为读
一个逻辑0。然而应当指出,D0 -D3将包含
TXRDY倒置的逻辑状态,状态位AD ,和D4 -D7
RXRDY的反相的逻辑状态,状态位D4〜 D7 。
-CSRDY
-
76
-
I
D0-D2
D3-D7
66-68
1-5
88-90
91-95
53-55
56-60
I / O
数据总线(双向) - 这些引脚是8位,三
态数据总线用于传送信息或从
控制CPU 。 D0是最低显著位和第一
在发送数据位或者接收串行数据流。
GND
GND
INT A-B
INT C-D
6,23
40,57
15,21
49,55
96,20
46,71
12,18
63,69
14,28
45,61
6,12
37,43
PWR
信号和电源地。
O
中断A, B,C , D(高电平有效) - 此功能相关联
只用16模式。这些引脚提供个性化
通道中断, INT A-D 。 INT A-D被启用时,
MCR位-3被设定为逻辑1时,中断的使能
中断使能寄存器( IER ) ,而当一个中断CON-
修订版4.10
5-70