欢迎访问ic37.com |
会员登录 免费注册
发布采购

XR16V554IJ 参数 Datasheet PDF下载

XR16V554IJ图片预览
型号: XR16V554IJ
PDF下载: 下载PDF文件 查看货源
内容描述: 具有16字节FIFO 2.25V至3.6V UART QUAD [2.25V TO 3.6V QUAD UART WITH 16-BYTE FIFO]
分类和应用: 微控制器和处理器串行IO控制器通信控制器外围集成电路先进先出芯片数据传输时钟
文件页数/大小: 45 页 / 911 K
品牌: EXAR [ EXAR CORPORATION ]
 浏览型号XR16V554IJ的Datasheet PDF文件第2页浏览型号XR16V554IJ的Datasheet PDF文件第3页浏览型号XR16V554IJ的Datasheet PDF文件第4页浏览型号XR16V554IJ的Datasheet PDF文件第5页浏览型号XR16V554IJ的Datasheet PDF文件第7页浏览型号XR16V554IJ的Datasheet PDF文件第8页浏览型号XR16V554IJ的Datasheet PDF文件第9页浏览型号XR16V554IJ的Datasheet PDF文件第10页  
XR16V554/554D
具有16字节FIFO 2.25V至3.6V UART QUAD
引脚说明
N
AME
INTSEL
48-QFN
P
IN
#
38
64 - LQFP 68 - PLCC 80 - LQFP
T
YPE
P
IN
#
P
IN
#
P
IN
#
-
65
67
I
D
ESCRIPTION
中断选择(高电平有效,输入,带内部上拉
向下)。
当六十八分之一十六#引脚为高电平英特尔总线接口,该引脚
可配合使用MCR位-3以启用或
禁止INT AD引脚或覆盖MCR位3和
使能中断输出。中断输出
启用连续当该引脚为高电平。 MCR位3
启用和禁用中断输出引脚。在这
模式, MCR位- 3被设定为逻辑1 ,以使contin-
uous输出。见MCR位3说明全部细节。
该引脚必须为低摩托罗拉总线接口
模式。对于64引脚封装,该引脚被结合到
VCC的内部在XR16V554D所以在INT输出
工作在连续中断模式。该引脚
内部的XR16V554和there-结合到GND
前需要设置MCR位3为使跨
中断输出引脚。
修订版1.0.1
调制解调器或串行I / O接口
TXA
TXB
台湾晶技
TXD
RXA
RXB
RXC
RXD
RTSA #
RTSB #
RTSC #
RTSD #
CTSA #
CTSB #
CTSC #
CTSD #
DTRA #
DTRB #
DTRC #
DTRD #
DSRA #
DSRB #
DSRC #
DSRD #
6
8
28
30
48
13
22
36
3
11
25
33
1
12
23
35
-
-
-
-
-
-
-
-
8
10
39
41
62
20
29
51
5
13
36
44
2
16
33
47
3
15
34
46
1
17
32
48
17
19
51
53
7
29
41
63
14
22
48
56
11
25
45
59
12
24
46
58
10
26
44
60
10
12
50
52
77
25
37
65
7
15
47
55
4
18
44
58
5
17
45
57
3
19
43
59
O
UART通道AD发送数据和红外传输
麻省理工学院的数据。在这种模式下,TX信号将是高电平很好地协同
荷兰国际集团的复位,或者空闲(无数据) 。
I
UART通道A-D接收数据。正常接收数据
输入必须怠速高。
O
UART通道A-D请求到发送(低电平有效)或
通用输出。如果这些输出都没有用,
让他们无关。
I
UART通道AD清除 - 发送(低电平有效)或gen-
ERAL通用输入。这些输入应连接
到VCC时不使用。
O
UART通道的AD数据终端就绪(低电平有效)
或通用输出。如果这些输出不
使用时,不连接它们。
I
UART通道A-D数据集就绪(低电平有效)或
通用输入。这个输入端应连接
到VCC时不使用。该输入具有对没有影响
UART 。
6