DM74LS164 8位串行输入/并行输出移位寄存器
1986年8月
修订后的2000年4月
DM74LS164
8位串行输入/并行输出移位寄存器
概述
这些8位的移位寄存器功能的门控串行输入和
异步清零。在任一输入低逻辑电平
抑制新的数据项,并复位第一触发器,以
低电平,在下一时钟脉冲,从而提供的COM
完整的控制输入数据。在一个高逻辑电平
无论是输入使其他输入,这样会阻止 -
开采第一触发器的状态。在串行输入数据
可以被改变,而时钟是高或低,但只
信息满足建立和保持时间的要求
将被输入。时钟发生在低到高的级别
时钟输入的过渡。所有的输入二极管钳位
最大限度地减少传输线效应。
特点
s
门控(启用/禁用)串行输入
s
全缓冲时钟和串行输入
s
异步清零
s
典型的时钟频率为36 MHz的
s
典型功耗80毫瓦
订购代码:
订单号
DM74LS164M
DM74LS164N
包装数
M14A
N14A
包装说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 120 , 0.150窄
14引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
功能表
输入
明确
L
H
H
H
H
时钟
X
L
↑
↑
↑
A
X
X
H
L
X
B
X
X
H
X
L
Q
A
L
Q
A0
H
L
L
输出
Q
B
L
Q
B0
Q
An
Q
An
Q
An
...
...
...
...
...
...
Q
H
L
Q
H0
Q
Gn
Q
Gn
Q
Gn
H
=
高水平(稳态)
L
=
低电平(稳态)
X
=
不在乎(任何输入,包括过渡)
↑ =
从低到高的电平转变
Q
A0
, Q
B0
, Q
H0
=
Q的水平
A
, Q
B
或Q
H
分别前
表示稳态输入条件建立。
Q
An
, Q
Gn
=
Q的水平
A
或Q
G
之前的最近
↑
的过渡
时钟;表示1位的移位。
©2000仙童半导体公司
DS006398
www.fairchildsemi.com