一般设备信息
5.23 JTAG
为了帮助系统诊断和生产测试中, SCF5249包括专用
用户可访问的逻辑测试,符合对边界扫描可测试性的IEEE 1149.1A标准,
通常被称为联合测试行动组,或JTAG 。欲了解更多信息,请参阅IEEE 1149.1A
标准。飞思卡尔提供BSDL文件进行JTAG测试。
5.24系统调试接口
了ColdFire处理器内核调试接口支持实时指令跟踪和调试,以及
背景调试模式。后台调试模式( BDM )接口提供了系统的调试。
在实时指令跟踪, 4个状态行上提供实时的处理器活动信息( PST
引脚)。甲4位宽的调试数据总线( DDATA )显示的操作数数据和转换的流的地址,
这有助于跟踪机器的动态执行路径。
5.25水晶和片上PLL
通常情况下,一个外部16.92兆赫或33.86兆赫的时钟输入,用于CD-R / W的应用程序,而一个
11.2896 MHz的时钟是更实用的便携式CD播放器应用程序。然而,芯片上的
可编程锁相环,它产生处理器时钟,允许使用几乎任何低频的
外部时钟( 5-35兆赫) 。
两个时钟输出( MCLK1和MCLK2 )提供用作音频主时钟。输出
两路输出的频率是可编程的,以值为fXTAL ,值为fXTAL / 2 ,值为fXTAL / 3 ,和值为fXTAL / 4 。该值为fXTAL / 3选项
仅在33.86 MHz晶振,连接可用。
的SCF5249支持由一个16位的脉冲密度调制的装置,所述振荡器的压控振荡器操作
输出。采用这种方式,能够以锁定振荡器到传入IEC958或IIS的频率
信号。最大修剪取决于振荡器的类型和设计。为+/- 100通常修剪
ppm的可与一个晶体振荡器和超过+/- 1000ppm的具有LC振荡器来实现。
6
7
一般设备信息
文档
该SCF5249是提供一个160引脚的MAP BGA封装或144引脚QFP封装。
表3
列出了提供的SCF5249的完整描述和要求来设计的文件
正确地与一部分。文档可从当地的飞思卡尔销售商,飞思卡尔
半导体销售办事处,飞思卡尔文学配送中心,或通过飞思卡尔的DSP家
互联网上的网页; http://www.freescale.com/
(来源了解最新的信息) 。
SCF5249集成的ColdFire微处理器数据手册,第3
12
飞思卡尔半导体公司