MB86830系列
6.Register
注册名称
MB86831/832/833/835/836
MB86834
指令缓存失效
地图
地图
注册
ASi的
=
0x0C的, ADR
=
0x00001000 ( Bank1的) ASI
=
0x0C的, ADR
=
0x00008000(Bank1)
( ICINVLD )
ASi的
=
0x0C的, ADR
=
0x80001000 (池Bank2 ) ASI
=
0x0C的, ADR
=
0x80008000(Bank2)
数据缓存失效
注册
( DCINVLD )
注册名称
辅助版本注册
(VER2)
地图
地图
ASi的
=
0x0E的, ADR
=
0x00001000 ( Bank1的) ASI
=
0x0E的, ADR
=
0x00008000(Bank1)
ASi的
=
0x0E的, ADR
=
0x80001000 (池Bank2 ) ASI
=
0x0E的, ADR
=
0x80008000(Bank2)
MB86831
(00)
16
MB86832
(01)
16
MB86833
(02)
16
MB86834
(03)
16
MB86835
(04)
16
MB86836
(01)
16
7.Clock齿轮
• MB86832 / 834分之833 / 836分之835 :支持
• MB86831 :不支持
8.External信号
项
ASISEL引脚功能
DSU (调试
支持单位)
DRAM控制器
MB86831
No
MB86832
MB86833
MB86834
MB86835
MB86836
中复
中复
中复
多重ADR<27的: 24>和
ADR<31 : 28> ADR<27 : 24> ADR<31 : 28>
ASI<3 : 0>
和ASI<3 : 0>和ASI<3 : 0>和ASI<3 : 0>
是的
4Bank
支持
No
1Bank
支持*
是的
4Bank
支持
1Bank
支持*
No
No
王氏1路。
预分频器
(相当于
MB86942)
支持
No
入选
No
4Bank
支持
通用
16位定时器
JTAG
上拉电阻或
下拉电阻
入选
入选
No
No
*: RAS1 #为RAS3 #和DWE1 #为DWE3 #删除。
5