GS9022A引脚说明
不建议用于新设计SEE GS9032
PIN号
1
2
3-12
13
14
15
16
17
18
19
20
21
22, 23
24
25
26
27
28
符号
V
CC
V
CC
PD0-PD9
PCKIN
LOCK DET
V
EE
V
CC
LF
V
EE
R
VCO
V
CC
V
EE
SDO , SDO
V
CCSD
SYNC DET
关闭
C
OSC
V
EE
C
REG
TYPE
描述
电源:为PLL和扰码器最积极的电源连接。
电源:为并行数据输入和P / S最正电源连接
转换器。
I
I
O
该并行数据字的TTL电平输入。 PD0是LSB和PD9是MSB。
并行时钟的TTL电平输入。
TTL电平输出,变为高电平时,内部PLL被锁定。
电源:多数负电源的连接。
电源:为PLL和扰码器最积极的电源连接。
I
连接的R-C环路滤波器元件。
电源:多数负电源的连接。
I
VCO频率设置电阻。 1%的电阻。
电源:为PLL和扰码器最积极的电源连接。
电源:多数负电源的连接。
I
75
Ω
电缆驱动器输出(真实和倒数) 。
电源:电缆驱动器输出的大多数电源正极。
I
I
I
I
TTL电平输入,禁用内部同步时,探测器高。这允许GS9022到
连载8位或10位非SMPTE标准的并行数据。
切换VCO ƒ和ƒ / 2之间。
电源:多数负电源的连接。
补偿电容器的内部电压调节器,需要去耦用
0.1 μF电容位置应尽可能靠近该引脚串联的820
Ω
电阻器。
18325 - 01
4 7