欢迎访问ic37.com |
会员登录 免费注册
发布采购

GS88118BD-200 参数 Datasheet PDF下载

GS88118BD-200图片预览
型号: GS88118BD-200
PDF下载: 下载PDF文件 查看货源
内容描述: 512K ×18 , 256K ×32 , 256K ×36 9MB同步突发静态存储器 [512K x 18, 256K x 32, 256K x 36 9Mb Sync Burst SRAMs]
分类和应用: 存储静态存储器
文件页数/大小: 39 页 / 1692 K
品牌: GSI [ GSI TECHNOLOGY ]
 浏览型号GS88118BD-200的Datasheet PDF文件第5页浏览型号GS88118BD-200的Datasheet PDF文件第6页浏览型号GS88118BD-200的Datasheet PDF文件第7页浏览型号GS88118BD-200的Datasheet PDF文件第8页浏览型号GS88118BD-200的Datasheet PDF文件第10页浏览型号GS88118BD-200的Datasheet PDF文件第11页浏览型号GS88118BD-200的Datasheet PDF文件第12页浏览型号GS88118BD-200的Datasheet PDF文件第13页  
GS88118B(T/D)/GS88132B(T/D)/GS88136B(T/D)
165-Bump BGA Pin Description
Symbol
A
0
, A
1
A
DQ
A
DQ
B
DQ
C
DQ
D
B
A
, B
B
, B
C
, B
D
NC
CK
BW
GW
E
1
E
3
E
2
G
ADV
ADSC, ADSP
ZZ
FT
LBO
TMS
TDI
TDO
TCK
MCL
V
DD
V
SS
V
DDQ
Type
I
I
I/O
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
O
I
I
I
I
Description
Address field LSBs and Address Counter Preset Inputs
Address Inputs
Data Input and Output pins
Byte Write Enable for DQ
A
, DQ
B
, DQ
C
, DQ
D
I/Os; active low
No Connect
Clock Input Signal; active high
Byte Write—Writes all enabled bytes; active low
Global Write Enable—Writes all bytes; active low
Chip Enable; active low
Chip Enable; active low
Chip Enable; active high
Output Enable; active low
Burst address counter advance enable; active l0w
Address Strobe (Processor, Cache Controller); active low
Sleep mode control; active high
Flow Through or Pipeline mode; active low
Linear Burst Order mode; active low
Scan Test Mode Select
Scan Test Data In
Scan Test Data Out
Scan Test Clock
Must Connect Low
Core power supply
I/O and Core Ground
Output driver power supply
Rev: 1.05 11/2005
9/39
© 2002, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.