欢迎访问ic37.com |
会员登录 免费注册
发布采购

GS8162Z36B-166 参数 Datasheet PDF下载

GS8162Z36B-166图片预览
型号: GS8162Z36B-166
PDF下载: 下载PDF文件 查看货源
内容描述: 18MB流水线和流量通过同步NBT SRAM [18Mb Pipelined and Flow Through Synchronous NBT SRAM]
分类和应用: 存储内存集成电路静态存储器时钟
文件页数/大小: 38 页 / 1200 K
品牌: GSI [ GSI TECHNOLOGY ]
 浏览型号GS8162Z36B-166的Datasheet PDF文件第2页浏览型号GS8162Z36B-166的Datasheet PDF文件第3页浏览型号GS8162Z36B-166的Datasheet PDF文件第4页浏览型号GS8162Z36B-166的Datasheet PDF文件第5页浏览型号GS8162Z36B-166的Datasheet PDF文件第6页浏览型号GS8162Z36B-166的Datasheet PDF文件第7页浏览型号GS8162Z36B-166的Datasheet PDF文件第8页浏览型号GS8162Z36B-166的Datasheet PDF文件第9页  
GS8162Z18(B/D)/GS8162Z36(B/D)/GS8162Z72(C)
119 , 165 , 209 & BGA
商用温度
工业级温度
特点
• NBT (无总线转左右)功能,允许零等待
读 - 写 - 读总线利用率;引脚完全兼容
无论流水线和流经NtRAM ™ , NOBL ™和
ZBT SRAM的™
• 2.5 V或3.3 V +10 % / - 10 %,核心供电
• 2.5 V或3.3 V的I / O供电
•用户可配置的管道和流通过模式
• ZQ模式引脚为用户可选的高/低输出驱动器
• IEEE 1149.1 JTAG兼容的边界扫描
• LBO引脚的直线或交错突发模式
•用2M , 4M , 8M和设备的引脚兼容
•字节写操作( 9位字节)
• 3芯片使能轻松深度扩展信号
• ZZ引脚自动断电
• JEDEC标准119- , 165-或209焊球BGA封装
18MB流水线和流量通过
同步NBT SRAM
250兆赫, 133兆赫2.5
V或3.3 V V
DD
2.5 V或3.3 V的I / O
sp
ec
if
is
ICA
TI Ø
该GS8162Z18 (B / D) / 36 (B / D) / 72 (C )是18Mbit
同步静态SRAM 。 GSI的NBT SRAM的,像ZBT ,
NtRAM , NOBL或其他流水线读/双晚写或
流经读/单后写的SRAM ,允许利用
所有可用的总线带宽,通过消除需要插入
取消选择周期时,该设备是从读切换到写
周期。
参数简介
-250 -225 -200 -166 -150 -133单位
2.5
4.0
280
330
不适用
275
320
不适用
5.5
5.5
175
200
不适用
175
200
不适用
2.7
4.4
255
300
不适用
250
295
不适用
6.0
6.0
165
190
不适用
165
190
不适用
3.0
5.0
230
270
350
230
265
335
6.5
6.5
160
180
225
160
180
225
3.4
6.0
200
230
300
195
225
290
7.0
7.0
150
170
115
150
170
115
3.8
6.7
185
215
270
180
210
260
7.5
7.5
145
165
210
145
165
210
4.0
7.5
165
190
245
165
185
235
8.5
8.5
135
150
185
135
150
185
ns
ns
mA
mA
mA
mA
mA
mA
ns
ns
mA
mA
mA
mA
mA
mA
管道
3-1-1-1
t
KQ
TCYCLE
in
th
rt
s
3.3 V
CURR ( X18 )
CURR ( X36 )
CURR ( X72 )
CURR ( X18 )
CURR ( X36 )
CURR ( X72 )
t
KQ
TCYCLE
CURR ( X18 )
CURR ( X36 )
CURR ( X72 )
CURR ( X18 )
CURR ( X36 )
CURR ( X72 )
pa
2.5 V
溢流
通过
2-1-1-1
3.3 V
Th
e
x1
8a
nd
x3
6
2.5 V
冯: 2.21 11/2004
1/38
n
ar
eN
ot
功能说明
该GS8162Z18 (B / D) / 36 (B / D) / 72 (C )可以通过配置
用户可以工作在管道或流过的模式。
操作为流水线同步装置中,除了
上升沿触发寄存器捕获输入信号,
器件集成了一个上升沿触发输出寄存器。为
读周期,流水线SRAM的输出数据暂时存储
由接入周期中的边沿触发的输出寄存器
然后释放到输出驱动器的下一次上升边缘
时钟。
该GS8162Z18 (B / D) / 36 (B / D) / 72 ( C)与实现
GSI的高性能CMOS技术,是可
一个JEDEC标准的119焊球( X18 & X36 ) , 165焊球( X18 &
X36 ) ,或209焊球( X72 ) BGA封装。
Re
co
m
m
en
d
因为它是一种同步装置,地址,数据输入,并
读/写控制输入端上捕获的上升沿
输入时钟。突发顺序控制( LBO)必须连接到电源
铁路正常运行。异步输入包括
休眠模式使能( ZZ )和输出使能。输出使能
用于改写输出的同步控制
司机把RAM的输出驱动器关闭,在任何时候。
写周期是内部自定时的由上升开始
在时钟输入的边缘。这个特性消除了复杂的场外
通过异步SRAM芯片所需的写入脉冲的产生
并简化了输入信号的定时。
ed
fo
rN
ew
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
De
SIG
n
©1999 , GSI技术
.