GS82032AT-180/166/150/133/100/66/4/5/6
TQFP引脚说明
符号
A
0
, A
1
A
DQ
A
DQ
B
DQ
C
DQ
D
NC
BW
B
A
, B
B
B
C
, B
D
CK
GW
E
1
, E
3
E
2
G
ADV
ADSP , ADSC
ZZ
FT
LBO
V
DD
V
SS
V
DDQ
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
TYPE
I
I
I / O
描述
地址域的LSB和地址计数器的预置输入
地址输入
数据输入和输出引脚
无连接
字节写,将所有启用的字节;低电平有效
字节写使能为DQ
A
, DQ
B
数据I / O的;低电平有效
字节写使能为DQ
C
, DQ
D
数据I / O的;低电平有效
时钟输入信号;高电平有效
全局写使能,将所有字节;低电平有效
芯片使能;低电平有效
芯片使能;高电平有效
输出使能;低电平有效
突发地址计数器提前实现;低电平有效
地址选通(处理器,高速缓存控制器) ;低电平有效
睡眠模式控制;高电平有效
流过管道或方式;低电平有效
线性突发顺序模式;低电平有效
核心供电
I / O和核心地
输出驱动器电源
冯: 1.12 10/2004
3/22
©2000 , GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。