HY57V281620A
4银行x 2米X 16位同步DRAM
描述
海力士HY57V281620A是134,217,728bit CMOS同步DRAM ,非常适用于
移动应用程序需要
低功耗和宽温度范围。 HY57V281620A组织为2,097,152x16的4banks
HY 5 7 V 2 8 1 6 2 0 isofferingfullysynchr onousoperationreferen cedtoapositiveedgeoft heclock 。一个llinputsandoutputsare SYN CH RO -
认列与时钟输入的上升沿。的数据通路内部流水线,以达到非常高的带宽。所有的输入和输出
电压电平与LVTTL兼容。
P rogrammableoptionsinc ludethelengthofpipeli NE (R eadlatencyof 2或3) , thenumberofconsecutiv ereadorwritecyclesin它iated
byasinglecontrolcomma次(B urstlengthof 1 , 2 , 4 , 8 , orfullpage ) , andtheburstcountseque NCE ( sequentialorinterleav E) 。阿布R 5吨华氏度
readorwritecyclesinpr ogresscanbeterminated byaburstterminatecomm andorcanbeinterrupted andreplacedbyanewbur ST
读或写命令在任何周期。 (此流水线设计不是由` 2N`规则的限制。 )
特点
•
•
•
单3.3
±
0.3V电源
所有器件引脚与LVTTL接口兼容
JEDEC标准400mil 54pin TSOP- II ,具有0.8mm
引脚间距
- 1,2 ,4,8或全部页面为顺序突发
•
所有输入和输出参考的正边缘
系统时钟
•
•
通过UDQM或LDQM数据屏蔽功能
国内四家银行的操作
•
- 1,2 ,4或8对交错突发
可编程CAS延时; 2 , 3个时钟
•
•
•
自动刷新和自刷新
4096刷新周期/ 64ms的
可编程的突发长度和突发类型
订购信息
产品型号
HY57V281620AT-KI
HY57V281620AT-HI
HY57V281620AT-PI
HY57V281620AT-SI
HY57V281620ALT-KI
HY57V281620ALT-HI
HY57V281620ALT-PI
HY57V281620ALT-SI
时钟频率
133MHz
133MHz
动力
组织
接口
包
正常
100MHz
100MHz
133MHz
133MHz
低功耗
100MHz
100MHz
4Banks X 2Mbits
x16
LVTTL
400mil 54pin TSOP II
这份文件是一个普通的产品说明,如有变更,恕不另行通知。现代电子不承担使用任何责任
电路描述。没有专利许可。
修订版0.4 / Apr.01