HY5V62CF
4银行X 512K X 32位同步DRAM
描述
海力士HY5V62C是67108864位CMOS同步DRAM ,非常适合存储应用场合
规定范围内的数据I / O和高带宽。 HY5V62C组织为524,288x32 4banks 。
HY5V62C是提供参考时钟的正边缘完全同步操作。所有的输入和输出
与时钟输入的上升沿同步。的数据通路内部流水线达到非常高的频带 -
宽度。所有的输入和输出电压电平与LVTTL兼容。
可编程选项包括管道的长度的连续的读( 2个读延迟或3) ,数量或写入
由一个单一的控制命令( 1,2,4,8或整页突发长度)发起的周期,突发计数
序列(顺序或交错) 。一阵正在进行读或写周期可以由突发终止被终止
命令,或者可以通过一个新的脉冲串被中断并在替换的读或写命令中的任何周期。 (该流水线
设计不是由` 2N`规则的限制。 )
特点
•
•
•
•
JEDEC标准的3.3V电源
所有器件引脚与LVTTL接口兼容
90Ball FBGA与引脚间距为0.8mm
所有输入和输出参考的正边缘
系统时钟
通过DQM0,1,2和3个数据屏蔽功能
•
•
国内四家银行的操作
•
突发读取单一写操作
可编程CAS延时; 2 , 3个时钟
•
•
•
自动刷新和自刷新
4096刷新周期/ 64ms的
可编程的突发长度和突发类型
- 1,2 ,4,8或全部页面为顺序突发
- 1,2 ,4或8对交错突发
•
订购信息
产品型号
HY5V62CF-7
HY5V62CF-S
时钟频率
143MHz
动力
正常
组织
4Banks X 512Kbits
x32
接口
LVTTL
包
90Ball FBGA
100MHz
这份文件是一个普通的产品说明,如有变更,恕不另行通知。 Hynix半导体公司不承担
用于描述电路的任何责任。没有专利许可。
修订版0.4 /十一月01