集成
电路
系统公司
ICS8442
700MH
Z
, C
RYSTAL
O
SCILLATOR
-
TO
-D
。微分
LVDS ˚F
Characteristic低频
S
YNTHESIZER
F
EATURES
•
输出的双通道差分LVDS
•
可选晶体振荡器接口或
LVCMOS / LVTTL TEST_CLK
•
输出频率范围: 31.25MHz到700MHz的
•
晶振输入频率范围: 10MHz至25MHz的
•
VCO范围: 250MHz的700MHz的到
•
并行或串行接口进行编程计数器
和输出分频器
•
RMS周期抖动: 2.7ps (典型值)
•
周期到周期抖动: 18ps (典型值)
•
3.3V电源电压
•
0 ° C至85°C的工作环境温度
•
“无铅”封装
G
ENERAL
D
ESCRIPTION
该ICS8442是一种通用的,双输出
水晶至差分LVDS高频
HiPerClockS ™
合成器和HiPerClock ™的成员
S
家族高性能时钟解决方案
ICS 。该ICS8442有一个可选的TEST_CLK
或晶体输入。该TEST_CLK输入接受LVCMOS或
LVTTL输入电平并将其转换为LVDS电平。该
VCO工作在250MHz到700MHz的频率范围。该
VCO频率被编程在步骤相等的值
输入基准或晶体频率。 VCO的输出
频率,可以通过串行或并行接口进行编程
面对向配置的逻辑。低相位噪声characteris-
在ICS8442的抽动,使之成为理想的时钟源,千兆位
以太网和SONET应用。
ICS
B
LOCK
D
IAGRAM
VCO_SEL
P
IN
A
SSIGNMENT
VCO_SEL
nP_LOAD
XTAL2
M4
M3
M2
M1
M0
XTAL_SEL
TEST_CLK
XTAL1
OSC
XTAL2
0
32 31 30 29 28 27 26 25
1
M5
M6
M7
M8
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
TEST
V
DD
FOUT1
nFOUT1
V
DD
FOUT0
nFOUT0
GND
24
23
22
XTAL1
TEST_CLK
XTAL_SEL
V
DDA
S_LOAD
S-DATA
S_CLOCK
MR
PLL
相位检测器
MR
÷
1
÷
2
÷
4
÷
8
N0
N1
nc
FOUT0
nFOUT0
FOUT1
nFOUT1
ICS8442
21
20
19
18
17
VCO
÷
M
0
1
GND
S_LOAD
S-DATA
S_CLOCK
nP_LOAD
M0:M8
N0:N1
CON组fi guration
接口
逻辑
TEST
32引脚LQFP
采用7mm x 7mm X 1.4毫米包体
Y封装
顶视图
8442AY
www.icst.com/products/hiperclocks.html
1
REV 。 Ç 2004年7月8日