ICS650-27
网络时钟源
描述
该ICS650-27是一种低成本,低抖动,高
高性能时钟合成器联网
应用程序。使用模拟锁相环(PLL)的
技术,设备将接受12.5 MHz或25 MHz的
时钟或基本模式晶体输入,以产生
多路输出的时钟网络芯片, PCI
设备,SDRAM和ASIC的。该ICS650-27输出
所有具有零ppm的综合误差。
该ICS650-27引脚兼容和功能
相当于ICS650-07 。它是一种性能
升级,建议为所有新3.3V
设计。
看到MK74CB214 , ICS551和ICS552-01的
其中产生多个非PLL缓冲器装置
这些输出时钟低偏移的副本。
看到ICS570 , ICS9112-16 / 17/ 18零延迟
缓冲区可以同步输出等需要
时钟。
特点
•
采用20引脚( 150 mil)的SSOP ( QSOP )
•
可在Pb(铅)免费包装
•
12.5 MHz或25 MHz的基频晶体或时钟
•
•
•
•
•
•
•
•
•
输入
六个输出时钟具有可选频率
67 SDRAM的频率,83, 100 ,和133兆赫
水晶缓冲基准输出
在所有的钟表零ppm的综合误差
非常适用于PMC- Sierra的ATM交换芯片
全CMOS输出摆幅为25 mA的输出驱动器
在TTL电平的能力
先进的低功率,亚微米CMOS工艺
3.3 V工作电压
只有工业级温度
框图
VDD
2
CLKA1
ACS1 : 0
BCS1 : 0
CCS
2
2
时钟
合成
与控制
电路
/2
CLKA2
CLKB1
/2
CLKB2
CLKC1
CLKC2
X1/ICLK
25或12.5兆赫
cyrstal或时钟
X2
时钟
缓冲器/
水晶
振荡器
2
REFOUT
OE (所有输出)
GND
MDS 650-27 ð
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版070505
电话:( 408 ) 297-1201
●
www.icst.com