欢迎访问ic37.com |
会员登录 免费注册
发布采购

AV9172-01 参数 Datasheet PDF下载

AV9172-01图片预览
型号: AV9172-01
PDF下载: 下载PDF文件 查看货源
内容描述: 低偏移的输出缓冲器 [Low Skew Output Buffer]
分类和应用:
文件页数/大小: 8 页 / 401 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号AV9172-01的Datasheet PDF文件第2页浏览型号AV9172-01的Datasheet PDF文件第3页浏览型号AV9172-01的Datasheet PDF文件第4页浏览型号AV9172-01的Datasheet PDF文件第5页浏览型号AV9172-01的Datasheet PDF文件第6页浏览型号AV9172-01的Datasheet PDF文件第7页浏览型号AV9172-01的Datasheet PDF文件第8页  
集成
电路
系统公司
AV9172
低偏移的输出缓冲器
概述
AV9172
旨在创造低偏移的时钟
在高性能PC和工作站时钟分配。
它采用锁相环技术来对齐相位和
频率的输出时钟与输入的参考时钟。
因为输入到输出偏移是保证± 500ps的,该
部分充当一个“零延迟”的缓冲区。
AV9172
有六个可配置的输出。该
AV9172-01
版具有运行一个输出在同相和
频率作为基准时钟。第二个输出运行在
相同的频率作为基准,但既可以是同相或
180°从输入时钟相位。两个输出
只要是在参考频率的两倍,并在
相位与参考时钟。最终的输出可以是
编程为的2倍的时钟或非重叠的副本
2相时钟在基准频率的两倍。该
AV9172-01
AV9172-03
与输入时钟运行
从10 MHz到50 MHz的同时产生的输出
10兆赫至100兆赫。该
AV9172-07
与输入操作
时钟从20到100兆赫。
使用一个锁相环(PLL) ,可以进一步提高输出
时钟的输入时钟周期的倍数运行。此证
较低的速度时钟和本地产生的路由
需要高速时钟。的相位同步
输入时钟和输出时钟之间的关系是
当一个输出时钟被连接到实现
输入引脚FBIN 。该PLL电路匹配的上升沿
输入时钟和输出时钟。
特点
AV9172-07
输入为66 MHz的66和33兆赫
输出缓冲器
• AV9172-01
其引脚与瞪羚GA1210E兼容
•± 250PS的输出之间的偏移(最大)
•± 500ps的偏移(最大)输入和输出之间
•输入频率范围从10 MHz到50 MHz的
( -01 , -03 )和从20兆赫至100兆赫( -07 )
•输出频率范围为10兆赫到100兆赫
(-01, -03, -07)
•特殊模式为二相时钟发生
•输入和输出完全兼容TTL
• CMOS工艺的结果在低电源电流
•高驱动器, 25毫安输出
·低成本
• 16引脚SOIC ( 150密耳)或16引脚PDIP封装
AV9172
采用CMOS技术制造的这
结果在低得多的功耗和成本比较
用砷化镓基GA1210E 。典型的
工作电流为
AV9172
为50mA与120毫安的
该GA1210E 。
ICS提供了几个版本的
AV9172.
不同
设备显示如下:
部分
AV9172-01
AV9172-03
AV9172-07
描述
GA1210E的第二个来源
时钟倍频器和缓冲器
对于66 MHz的输入时钟缓冲器
框图
AV9172RevB060297P
ICS保留随时修改本出版物中所确定的设备数据的权利
恕不另行通知。 ICS建议其客户获得所有的最新版本
设备数据来验证由客户所依赖的信息是最新的
和准确。