欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS172611 参数 Datasheet PDF下载

ICS172611图片预览
型号: ICS172611
PDF下载: 下载PDF文件 查看货源
内容描述: 低EMI时钟发生器 [Low EMI Clock Generator]
分类和应用: 时钟发生器
文件页数/大小: 7 页 / 161 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS172611的Datasheet PDF文件第1页浏览型号ICS172611的Datasheet PDF文件第2页浏览型号ICS172611的Datasheet PDF文件第4页浏览型号ICS172611的Datasheet PDF文件第5页浏览型号ICS172611的Datasheet PDF文件第6页浏览型号ICS172611的Datasheet PDF文件第7页  
初步信息
ICS1726-11
低EMI时钟发生器
外部元件
该ICS1726-11需要的最小数量
外部元件的正常工作。
去耦电容
0.01μF的去耦电容必须连接
VDD和GND上的脚7和2中,作为接近之间
这些引脚越好。为确保最佳的设备
性能,去耦电容应
安装在印刷电路板的元件侧。避免
使用在去耦电路的通孔。
3)优化布局之一,在所有组件
电路板的同一侧,通过其他最大限度地减少通孔
信号层。其他信号走线应
离ICS1726-11 。这包括信号线
只是在器件下方,或在邻近的层
设备所使用的接地平面层。
水晶资讯
使用应该是一个基本模式晶体(做
不使用第三个泛音) ,并联谐振。水晶
电容应连接在X1引脚对地
和X2与地优化初始精度。该
这些电容器的值由下式给出
公式:
水晶帽(PF ) = (C
L
- 6) x 2
在该方程中,C
L
是晶体的负载电容。所以,
与16 pF负载电容的晶体,两个20 pF的
〔 ( 16-6 ) ×2〕电容器应该被使用。
系列终端电阻
当时钟的输出和之间的PCB迹线
负荷超过1英寸,应使用一系列终止。
以系列终止50Ω迹(常用
走线阻抗)放置一个33Ω的电阻串联
时钟线,尽量靠近时钟输出引脚
可能。时钟输出的额定阻抗是
20Ω.
三电平选择引脚工作
在S1 , S0选择引脚为三电平,这意味着他们有
三个独立的状态,使在显示的选择
第2页上的表要选择M(中等)水平,
连接到这些引脚必须由被淘汰
漂浮的它们,或者三态连接到所述驱动
选择引脚。
扩频简介
该ICS1726-11低EMI时钟发生器采用了
优化的频率转换速率,以方便下游
跟踪由零延迟缓冲器和其它的PLL装置。
频率调制振幅是恒定
尽管输入频率的变化。
PCB布局建议
为确保最佳的设备性能和最低的输出
相位噪声,遵循以下原则应该是
观察到。
1) 0.01μF去耦电容应安装
在电路板的元件侧靠近
VDD引脚的位置。无孔应与使用
去耦电容, VDD引脚。 PCB走线
到VDD引脚应保持尽可能的短,以
应在PCB走线通过地面。
2 )为了减少EMI,在33Ω串联端接电阻
(如果需要的话)应放置在靠近给时钟输出。
调制速率
频率
时间
MDS 1726年至1711年一
集成电路系统公司
3
525马街,圣何塞,加利福尼亚95126
修订版092905
电话:( 408 ) 297-1201
www.icst.com