欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS2510CG-T 参数 Datasheet PDF下载

ICS2510CG-T图片预览
型号: ICS2510CG-T
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V锁相环时钟驱动器 [3.3V Phase-Lock Loop Clock Driver]
分类和应用: 时钟驱动器
文件页数/大小: 7 页 / 249 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS2510CG-T的Datasheet PDF文件第2页浏览型号ICS2510CG-T的Datasheet PDF文件第3页浏览型号ICS2510CG-T的Datasheet PDF文件第4页浏览型号ICS2510CG-T的Datasheet PDF文件第5页浏览型号ICS2510CG-T的Datasheet PDF文件第6页浏览型号ICS2510CG-T的Datasheet PDF文件第7页  
集成
电路
系统公司
ICS2510C
3.3V锁相环时钟驱动器
概述
该ICS2510C
是一款高性能,低偏移,低抖动
时钟驱动器。它使用了一个锁相回路(PLL )技术来
对准,在这两个相位和频率,与CLKIN信号
CLKOUT信号。它是专为使用而设计的
同步的SDRAM 。该
ICS2510C
工作电压为3.3V VCC
和驱动多达10时钟负载。
十输出一个银行提供的低偏移,低抖动的副本
的CLKIN 。输出信号的占空比被调整为50
个百分点,独立的占空比CLKIN的。输出
可以启用或经由控制(OE)输入禁用。当
的OE输入都是高电平时,输出对齐在相位和频率
与CLKIN ;当OE输入为低电平,则输出
禁止到逻辑低状态。
ICS2510C
不需要外部RC滤波器
组件。对于PLL的环路滤波器是包含在芯片上,
最大限度地减少了元件数量,电路板空间和成本。试验
模式切断PLL和输入直接连接到
输出缓冲器。此测试模式中,
ICS2510C
可以用作
低偏移时钟扇出缓冲装置。该
ICS2510C
来自
在24引脚173mil超薄紧缩小型封装( TSSOP )
封装。
特点
达到或超过PC133注册DIMM
specification1.1
扩频时钟兼容
分配一个时钟输入至10输出一个银行
工作频率为25MHz到175MHz的
外部反馈输入( FBIN )端子用于
synchrionize输出到时钟输入
无需外部RC网络所需
工作电压为3.3V VCC
塑料24引脚173mil TSSOP封装
框图
FBOUT
CLK0
CLK1
CLK2
FBIN
CLKIN
PLL
CLK3
CLK4
AVCC
CLK5
CLK6
CLK7
CLK8
CLK9
OE
引脚配置
AGND
VCC
CLK0
CLK1
CLK2
GND
GND
CLK3
CLK4
VCC
OE
FBOUT
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
CLKIN
AVCC
VCC
CLK9
CLK8
GND
GND
CLK7
CLK6
CLK5
VCC
FBIN
24引脚TSSOP
4.40毫米。机身,0.65毫米。沥青
2510 Ç版D 01年6月15日
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS2510C