ICS525-01/02/11/12
用户可配置的时钟
引脚分配
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
ICS525-01/-02/-11/-12
引脚说明
针
数
1, 2,
24-28
3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
针
名字
R5, R6,
R0-R4
S0, S1, S2
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
针
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚由用户决定。形成从0的二进制数
127 。
选择引脚输出分频器由用户确定。见表3页
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚由用户决定。形成一个二进制数的0至
511.
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
输出时钟由R0 - R6 ,V - V8 , S0 - S2和输入频率的状态决定。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
KEY:我( PU) =输入,带内部上拉电阻; X1 , X2 =水晶连接
MDS 525-01 / 02/ 11/12 Q
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版101105
电话:( 408 ) 297-1201
●
www.icst.com