欢迎访问ic37.com |
会员登录 免费注册
发布采购

ICS571MT 参数 Datasheet PDF下载

ICS571MT图片预览
型号: ICS571MT
PDF下载: 下载PDF文件 查看货源
内容描述: 低相位噪声的零延迟缓冲器 [Low Phase Noise Zero Delay Buffer]
分类和应用: 逻辑集成电路光电二极管驱动
文件页数/大小: 4 页 / 65 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号ICS571MT的Datasheet PDF文件第2页浏览型号ICS571MT的Datasheet PDF文件第3页浏览型号ICS571MT的Datasheet PDF文件第4页  
初步信息
ICS571
低相位噪声的零延迟缓冲器
特点
•包装8引脚SOIC封装。
•可作为低相位噪声X2乘数。
•低偏移输出。一个是其他÷ 2 。
•输入时钟频率高达160 MHz的电压为3.3V 。
•从相位优于-100 dBc的/ Hz的噪声
为1kHz至1MHz的载波偏移
•可以恢复不佳输入时钟的占空比。
• 45/55在3.3V输出时钟占空比。
•高驱动能力>100 MHz的输出。
•全CMOS时钟摆动与25毫安驱动器
能力的TTL电平。
•先进的,低功耗的CMOS工艺。
•操作的电压3.0 〜5.5 V.
描述
该ICS571是一种高速,高输出驱动,低
相位噪声的零延迟缓冲器( ZDB ),这
ICS集成专有的模拟/数字相
锁相环( PLL)的技术。 ICS介绍
这些设备世界标准于1992年,
该AV9170的亮相,并更新与
该ICS570 。该ICS571 , ICS的一部分“
ClockBlocks
家庭,被设计在操作
较高的频率,具有更快的上升时间和下降时间,
并且具有较低的相位噪声。零延迟功能
意味着,在输入时钟的上升沿对齐
用两个输出的上升沿,给
外观上,通过该装置没有延迟的。那里
是在芯片上的两个输出端,一个是低偏移
由两个其它的分割。
该芯片非常适合于同步输出
大量的各种系统中,从个人计算机
到数据通信到视频。通过允许场外
芯片的反馈路径中, ICS571可以消除
延迟通过其他设备。在使用分频器的
反馈路径将使部分乘以
由两个以上。
框图
ICLK
FBIN
探测器,
收费
泵和
环路滤波器
电压
控制
振荡器
÷2
产量
卜FF器
CLK
产量
卜FF器
CLK/2
外部反馈可以来自CLK和CLK / 2 (见表2页) 。
1
修订版072899
印00年11月14日
集成电路系统公司• 525赛街•圣何塞• CA • 95126 • ( 408 ) 295-9800tel • ( 408 ) 295-9818fax
MDS 571 B